中兴通讯硬件一部巨作-信号完整性.pdf,非常不错的想进中兴的有福啦
上传时间: 2013-06-30
上传用户:glitter
作为在保障网络安全方面扮演着至关重要角色的防火墙技术从出现到发展至今一直是网络安全研究中的关键技术之一,随着互联网的迅猛发展,它在信息化、网络化的过程中也变的越来越重要。为了使防火墙能快速且深入地对网络数据传输过程中的海量信息进行安全检测,并能应对来自各个网络层的威胁,将传统的基于软件的防火墙转向硬件平台实现是不可阻挡的发展趋势。 首先阐述了网络安全的现状、网络安全研究的重大意义、防火墙目前的发展状况及未来的发展趋势,然后介绍了防火墙的概念、功能和分类。重点分析了著名的开源入侵检测系统Snort的功能实现及数据结构,对Linux中自带的网络安全工具Iptables/Netfilter的工作原理做了简要介绍,然后对现在较流行的基于软件的字符串匹配算法和硬件实现方法进行对比分析,通过对已存在的解决方法的深入研究,提出了基于ARM处理器并采用内容可寻址存储器(CAM)的硬件防火墙系统设计方案。将Snort中对数据包载荷检测部分中的顺序检测替换为由CAM结合Wu-Manbcr多模式匹配算法实现,其中CAM完成短模式匹配,Wu-Manber算法完成长模式匹配,并将Snort与Iptables/Netfilter有机结合移植到基于ARM的嵌入式平台中,系统可以通过主机对防火墙的状态进行实时监控和规则更新。 设计了防火墙的整个硬件电路,其中重点分析了CAM模块的设计。通过对Sourcefire的Snort VRT2.4版免费规则库的统计分析和计算模拟得出了对规则集的最佳划分长度;在软件部分研究了Bootloader制作、Linux内核的裁减与移植及根文件系统制作等内容。重点分析了摩托罗拉公司的专用CAM芯片MCM69C432的驱动程序设计和相应的调用方法,并结合主机软件部分的功能分析了双方的通信协议及实现,最后通过程序对系统仿真并选用林肯数据集进行模拟测试,测试结果表明系统比以前效率有了大幅提高,过滤速度已达到最初设计目标,证明了此硬件防火墙方案的可行性。 最后总结了本人的工作并指出此种方案的硬件防火墙的不足、需要改进之处和它的良好应用前景。
上传时间: 2013-07-24
上传用户:lanwei
这是有关cpu和存储器挂接的一个硬件课程设计,图片是用protel 99 se 画的,程序用唐都仪器调试通过,仅为一个理论性的东西。自己写的,请多指教。
上传时间: 2013-07-22
上传用户:17826829386
随着社会经济的发展,人们防火、防盗意识的提高,人们对远程现场状况的了解提出了更高的需求。如何有效解决由于各监控点分布范围散、数量多、距离远,甚至地处偏僻,有效管理多个监控点等难题,仅依靠架设光缆、铺设电缆难度大、且不切合实际(并且即使架设了通讯线路其速度慢、运营成本也高)。本文在分析研究了当前国内、外视频监控系统研究现状,并结合嵌入式系统、嵌入式处理器ARM、GPRS等相关领域的研究进展的基础上,提出了一套基于ARM和GPRS的远程监空系统。它是利用GPRS网络覆盖范围广、传输特性好与嵌入式系统低功耗方便实用相结合的系统解决方案。系统通过温度传感器的检测信息,实现温度异常监测,并将采集的图像信息数据发送到数据监控中心。 本系统硬件系统主要了采用三星公司的ARM920T S3C2410芯片作为系统处理器、USB摄像头和DSl8B20温度传感器。S3C241O处理器通过外部温度传感器采集的温度数据,并与最近采集的温度数据比较、判断,发出图像采集命令,最后将温度和图像数据通过其串口利用GPRSDTU将数据通过无线网络传送到有静态IP地址或域名的远程监控中心服务器。监控中心接受各个监控终端的数据,并实现对终端的集中管理。 本课题软件方面分为系统软件和应用软件开发两方面。系统软件方面主要是ARM的BootLoader和嵌入式Linux的分析及移植;应用软件方面包含终端ARM平台嵌入式温度采集和视频采集软件设计,数据发送程序,监控中心程序设计三个部分。
上传时间: 2013-04-24
上传用户:mingaili888
硬件设计指南,电路设计说明,E文介绍,IC DESIGN
上传时间: 2013-07-29
上传用户:lwx1888
本文以实现数字化的移动巡检为目标,提出了嵌入式技术+GIS+GPS所组成的便携式电力巡检仪的解决方案。便携式电力巡检仪采用了目前最新的嵌入式技术,完全根据电力巡检工作需要的功能进行最底层的硬件平台、嵌入式操作系统和应用软件的专项设计和开发。 便携式电力巡检仪的硬件平台采用主流的ARM微处理器、GPS接收器和其他硬件资源,完全根据功能需求量身定做,不会造成硬件上的浪费,在实现需求功能的同时大大降低了成本。 经过认真的比较和实验,将Windows CE.net作为便携式电力巡检仪的操作系统,它最大的优点就是人机界面操作以及应用软件开发都比较简单。在Platform Builder的平台上研究并实现了中文版操作系统的定制,成功的将其移植到自主设计研究的硬件平台上。 便携式电力巡检仪的应用软件采用了eMbedded Visual C++和eSuperMap共同开发。根据线路巡检工作的数据记录项需求,确定了系统地属性数据逻辑结构和空间数据分层体系,实现了嵌入式空间数据和属性数据的集成。应用软件具备对数据地图的放大、缩小等基本操作,能够对接收到的数据进行解析,实现GPS的数据采集和定位工作。能够为用户计算最短和最快路径以及提供导航等服务,基本满足移动巡检的各项需要。 基于ARM的便携式电力巡检仪,采用嵌入式+GIS+GPS的电力巡检系统设计方案,研究和开发了从硬件平台到应用软件的一系列内容,对提高电力巡检工作的质量具有极大的促进作用和较高的实用价值。
上传时间: 2013-06-14
上传用户:清风冷雨
随着我国电力工业的迅猛发展,电网上非线性负载的日益增多,导致线路电压、电流经常出现非正弦状态,从而造成电网谐波“污染”。电网谐波恶化了电能质量指标,降低了电网的可靠性,增加了电网的损失。所以,电器设备在出厂前需要对其进行检测,看其是否会影响电网的电能质量。那么可靠的电力参数测量设备的研制就变得非常重要。通过充分调研并翻阅大量资料,针对课题要求,提出了以ARM作为处理器,结合外围电路,借由μC/OS-Ⅱ操作系统对硬件进行控制,来完成电参数采集及其处理的思路。 本论文完成了装置的硬件电路设计和软件开发。硬件方面采用Philips公司的LPC2132作为处理器,结合外围电路,建立起基本的采样、通信和人机接口硬件平台。软件方面,首先分析了电参数测量的算法,并进行了必要的仿真。在完成μC/OS-Ⅱ在LPC2132上移植的基础上,进行多任务设计,完成数据采集、电量参数计算、USB串口通信和人机接口等功能。
上传时间: 2013-06-08
上传用户:jiachuan666
视频目标识别与跟踪技术是当今世界重要的研究课题,它涉及图像处理、自动控制、计算机应用等学科,该文主要论述该项目的具体实现及相关理论分析,重点在于该系统的硬件模块实现及分析.该系统的硬件模块是典型的高速数字电路,这也是当今世界电路设计的一大热点.同时,该系统的硬件模块不同于传统的模拟、数字电路.严格的说它是基于可编程芯片的系统(System On Programmable Chip).它与传统电路的最大不同在于,硬件模块本身不具备任何功能,但该硬件模块可以与相应的软件结合(此处,我们将FPGA中的可编程指令也广义的归入软件范畴),实现相应的功能.换言之,该硬件模块通过换用其他软件,可以实现其他功能.所以从这个意义上讲,我们也可以将其称为基于可编程芯片的通用平台系统(General System On Programmable Chip).此外,该文还对该系统进行了尝试性的层状结构描述,这种描述同样适用于其它IT目的或电子系统.
上传时间: 2013-04-24
上传用户:yumiaoxia
随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.
上传时间: 2013-07-16
上传用户:asdkin
二次雷达(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和军事敌我识别(Identification Friend or Foe)系统中的关键部分,由于这两个应用领域都要求很高的可靠性和稳定性,因此,二次雷达一直是国内外雷达信号处理领域的研究热点.传统的机载二次雷达应答器普遍采用中小规模集成电路和分立元件设计,其稳定性和可靠性差,实时处理能力也很有限,无法完成高密度、大容量的应答.针对这些缺陷,本论文提出一种全新的应答数字信号处理器硬件结构,即FPGA+DSP的混合结构.这种硬件体系结构的特点是可靠性高,集成度高,通用性强,适于模块化设计,处理速度快,能实时处理多个应答信号,以及进行置信度分析和生成报表.此项目中,本文作者主要负责FPGA部分硬件设计.FPGA主要完成双通道数据采集、产生视频信号和旁瓣抑制信号、计算当前飞机相对本地接收天线的方位和距离、与DSP实时交换数据、上传报表等功能.论文详细分析了接收机信号处理算法在FPGA中的硬件实现方案,在提高系统可靠性、坚固性以及FPGA资源的合理利用方面做了深入的探讨.同时给出不同层次关键模块的HDL实现及其时序仿真结果.
上传时间: 2013-04-24
上传用户:西伯利亚狼