随着现代计算机技术、微电子技术的进一步结合和发展,可编程逻辑技术已成为当前电子设计领域中最具活力和发展前途的技术。通过采用FPGA/EDA技术,对通信卡的PCI接口、E1接口、外部逻辑电路进行集成,并利用目前通用计算机强大的数字信息处理能力,可大大简化CTI硬件的设计,降低制造成本,提高系统可靠性。 据此,本论文提出了基于FPGA/EDA技术的PCI-E1接口设计方法,文中对PCI总线接口、E1接口及两接口的互连等相关技术进行了深入分析,对各功能模块和系统进行了VHDL建模与仿真。 同时,论文还介绍了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平台的设计原理和基于DriverWorks的WDM驱动程序的设计方法。 本论文涉及的软件、硬件系统已经开发、调试完成。测试结果表明:1、论文所研究的PCI接口(主/从设备)在进行配置读/写、I/O读写、存储器读写及总线的猝发数据传送等操作中,各项性能符合PCI2.3规范的要求。 2、论文所研究的E1接口支持成帧和不成帧两种传输方式:在成帧模式下,信息的有效传送速率为31×64Kbit/s;在不成帧的模式下,信息的有效传送速率为2.048Mbit/s。E1输出口各项参数符合CCITT相关规范要求。 3、论文所研究的PCI-E1接口在与现网设备、模块的对接测试中,性能稳定。基于本论文的产品已经正式发布。国内部分厂家已对该产品进行了多方面的综合测试,并计划将其应用到实际的生产和研究中。 本论文对于CTI硬件的设计是一项尝试和革新。测试和应用证明该方法行之有效,符合设计目标,具有较广阔的应用前景。
上传时间: 2013-06-02
上传用户:wpwpwlxwlx
雷达信号处理是雷达系统的重要组成部分。在数字信号处理技术飞速发展的今天,雷达信号处理中也普遍使用数字信号处理技术。而现场可编程门阵列(FPGA)在数字信号处理中的广泛应用,使得FPGA在雷达信号处理中也占据了重要地位。 针对脉压雷达信号处理的FPGA实现,本文在以下几个方面展开研究: 首先对几种主要的脉冲压缩信号进行了详细的分析,得出了各种信号的特点及其处理方式;并比较了各种方式的优缺点。 其次对几种基本的雷达信号处理如脉冲压缩、动目标检测(MTD)、恒虚警(CFAR)等详细地阐述了其原理;列举了各种信号处理经常采用的实现方法,对各种方法进行了比较研究;并针对线性调频信号在MATLAB环境中对雷达回波信号处理进行仿真。 接下来,在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的免费IP核的调用,并与VHDL语言相结合,进行雷达信号处理的FPGA实现。
上传时间: 2013-06-24
上传用户:lingzhichao
TPS3510/1 能使个人计算机开关式电源系统的外部组件最小化TPS3510/1 提供保护电路电压指示器初始保护输出FPO 和PSON 控制过压保护OVP 监视3.3V,3V 和12V
上传时间: 2013-04-24
上传用户:wangchong
描述了将Linu移植到基于$3C2410处理器目标板上的方法与过程。介绍了目标平台和Lin并说明了如何搭建移植环境,着重介绍了Bootlaoder的架构和功能以及unu内核的移植。结果证明该方
上传时间: 2013-06-19
上传用户:wmwai1314
集成运放应用:一、实训任务1 学会组装集成运放应用电路;2 学会测试集成运放应用电路。二、实训目标1 学会集成运放典型电路应用,理解集成运放应用电路的工作原理;
标签: 集成运放
上传时间: 2013-06-11
上传用户:busterman
伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实时处理非常关键。 FPGA是常用的可编程器件,它所具有的查找表结构非常适用于实现实时快速可靠的FIR滤波器,在加上VHDL语言灵活的描述方法以及与硬件无关的特点,使得使用VHDL语言基于FPGA芯片实现FIR滤波器成为研究的方向。 本文对基于FPGA的FIR数字滤波器实现进行了研究,并设计了一个16阶的FIR低通滤波器。所做的主要工作为: 1.以FIR数字滤波器的基本理论为依据,使用分布式算法作为滤波器的硬件实现算法,并对其进行了详细的讨论。针对分布式算法中查找表规模过大的缺点,采用多块查找表的方式减小硬件规模。 2.在设计中采用了自顶向下的层次化、模块化的设计思想,将整个滤波器划分为多个模块,利用VHDL语言的描述方法进行了各个功能模块的设计,最终完成了FIR数字滤波器的系统设计。 3.采用FLEX10K系列器件实现一个16阶的FIR低通滤波器的设计实例,用MAX+PLUSII软件进行了仿真,并用MATLAB对仿真结果进行了分析,证明所设计的FIR数字滤波器功能正确。 仿真结果表明,本论文所设计的FIR滤波器硬件规模较小,采样率达到了17.73MHz。同时只要将查找表进行相应的改动,就能分别实现低通、高通、带通FIR滤波器,体现了设计的灵活性。
上传时间: 2013-04-24
上传用户:zdluffy
本文研究了在复杂背景下红外图像的背景和噪声抑制算法,并且完成了硬件实现,主要包括以下内容: 1.通过对实际红外图像的背景和噪声特性的研究分析,设计改进了一种基于加权广义次序统计滤波器的背景抑制的算法。红外图像的噪声通常为脉冲噪声,具有高频特性;而红外图像的背景变换比较缓慢,其频谱成分多集中在低频区域,所以本文在对图像特性分析的基础上,设计改进了基于加权广义次序统计滤波器的背景抑制的算法。在对采集的起伏背景红外图像进行背景抑制后,用全局门限可以有效的分割出目标信息,输出包含目标信息的二值化图像,为后续处理提供数据。但是出于更复杂背景条件下算法有效性的目的,深入讨论了局部自适应门限分割算法的设计。 2.在实时信号处理系统中,底层的图像预处理算法目前难以用软件实现;但是其运算结构相对比较简单,适于用FPGA进行硬件实现。本文对算法的FPGA设计作了较为深入地研究,同时介绍了算法的VHDL实现,利用模块化的优点对算法分模块设计,对各个模块的实现作了详细介绍。 3.完成了红外成像制导系统的预处理部分硬件电路设计,对FPGA中预处理算法的处理结果进行了验证。通过算法在硬件上的实现,证明了算法的有效性。
上传时间: 2013-07-02
上传用户:钓鳌牧马
本文介绍了一个基于CPLD/FPGA的嵌入式IP核设计。论文在阐述可编程逻辑器件及其发展趋势的基础上,探讨了知识产权复用理念,MCU的复杂化设计以及数字信号传输与处理的速度要求。结合国内外对CPLD/FPGA的使用现状,引出了在CPLD/FPGA上开发嵌入式模块程序的理念并提出了设计实现方法和设计实例。课题的设计目标为开发一个基于CPLD/FPGA的USBIP模块,实现开发板与PC机之间的USB通信。设计过程首先进行硬件设计,在FPGA开发板上开发扩展板;其次用ISE开发软件进行FPGA数字化设计;在软件开发完成后,将配置生成的比特流文件通过JTAG电缆下载到FPGA开发板上,实现FPGA开发板与PC机之间的通信。 该设计具有很高的实用性,它进一步扩大了可编程芯片的领地,将复杂专有芯片挤向高端和超复杂应用;它使得IP资源复用理念得到更普遍的应用;为基于FPGA的嵌入式系统设计提供了广阔的思路。
上传时间: 2013-07-05
上传用户:隐界最新
数字式π/4-DQPSK是一种线性窄带调制技术,具有频谱利用率高、频谱特性好、抗衰落性能强、可用非相干解调等突出特点。在移动通信、卫星通信中得到广泛应用。 本文介绍了π/4-DQPSK调制解调的基本原理和各个模块的设计实现;完成了调制解调算法的Matlab仿真设计;采用VHDL硬件描述语言在Xilinx公司的ISE5.2开发环境下设计实现各个模块,通过了时序仿真,实现了正确解调;分析了在实现过程中,采用1bit差分检测了误码率。文章由推出的误码率表达式得到静态高斯噪声下,信噪比为16dB时误码率可达10-8。用Protel99SE进行PCB板设计,完成程序下载进FPGA芯片以及电路调试,其输入符号速率200kbps,调制中频455kHz。测试结果验证了程序的正确,实现了π/4-DQPSK调制解调系统完成预定的目标。
上传时间: 2013-04-24
上传用户:June
本文主要研究基于FPGA的高速流水线工作方式的FFT实现。围绕这个目标利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE设计工具、modelsim仿真工具、Synplify综合工具及MATLAB,完成了流水线工作方式的FFT中基于每一阶运算单元的高效复数乘法器的设计、各阶控制单元的设计、数据存储器的设计,从而完成1024点流水线工作方式的FFT,达到工作在50MHZ时钟频率的设计要求。
上传时间: 2013-04-24
上传用户:KSLYZ