文中设计了以DSP28335为控制核心的风光互补智能发电控制系统。分析了前级DC/DC斩波电路的工作原理并运用了基于改进扰动法的最大功率跟踪策略来实现风光互补系统最大功率的跟踪,采用DSP28335芯片作为控制核心,通过对直流斩波电路的检测与控制来实现对系统最大功率的跟踪和总体控制,并通过系统仿真与实验验证了设计的合理性。
上传时间: 2013-11-16
上传用户:顶得柱
为对开关磁阻电机调速进行实时控制,设计了一款基于DSP的TMS320F2812数字信号处理器为控制核心,设计开发了开关磁阻电机调速系统。以模块化的思想设计了MCU控制系统、位置检测系统、不对称功率电路等模块。给出了软件设计的思想和方法,完成了嵌入式软件系统的开发。该调速系统结构简单、成本低廉、起动转矩大及调速范围宽等优点,具有很好的发展前景。
上传时间: 2014-12-28
上传用户:啊飒飒大师的
为满足对直流无刷伺服机构的数字化控制,介绍了一种数字无刷直流电机伺服控制系统,以TMS320F2812型DSP为控制核心,包括中央处理电路,驱动电路,反馈电路等实现对直流无刷电机伺服系统的控制。该系统原理简单,易于实现,抗干扰能力强且控制精度高,控制效率好,已在某型伺服控制系统中广泛应用。
上传时间: 2013-11-14
上传用户:王庆才
设计了一种采用TI公司的C5000系列定点DSP 芯片TMS320VC5509和ADI Device公司的2通道的、软件可选的、双极性输入的、最高转换速率是1MSpS、12位的带符号的逐次逼近型串行AD7322的数据采集系统,并阐述了该系统的主要硬件电路的搭建原理、连接方法以及采集过程。
上传时间: 2013-11-18
上传用户:天诚24
本文设计的DSP最小系统可用于本科生参加电子设计大赛,也可对研究生的基本技能训练起到较好的作用,为以后完成毕业论文提供DSP相关的理论。硬件是由TI公司专门为电力电子和电机控制而开发的16为定点数字信号处理芯片TMS320LF2407为核心,辅以相应的电源、时钟、复位、和JTAG接口电路,构成了一个DSP最小系统。完成BSP最小系统的实物制作及软件调试,通过相关实验证明系统运作稳定可靠。
上传时间: 2013-11-08
上传用户:hzakao
DSP和FPGA组成的伺服控制系统能够满足复杂的控制算法要求。通过对TI公司的DSP控制芯片TMS320F2812和ALTERA公司的FPGA芯片EP1C3T144的功能和特点分析,给出了一种基于DSP和FPGA的光电经纬仪伺服控制电路的设计方案。增加了可靠性和精度
上传时间: 2013-10-11
上传用户:奇奇奔奔
根据TMS320C5402的特点,提出了采用G.711语音编解码算法设计的语音压缩系统,给出了系统的硬件结构和软件流程及A/D、D/A模块与TMS320C5402接口电路的设计方法。该系统具有很高的实时性和实用性
上传时间: 2013-11-22
上传用户:ljj722
提出一种以现场可编程门阵列(FPGA)为硬件核心的钢丝绳漏磁无损检测系统设计方案,设计了外围电路并对嵌入式IP软核进行了配置,利用C语言和VHDL硬件描述语言编写了检测系统软件程序。实验表明该系统具有功耗低、运算能力强、精度高、便于携带等优点。
上传时间: 2013-11-17
上传用户:taozhengxin
为了在CDMA系统中更好地应用QDPSK数字调制方式,在分析四相相对移相(QDPSK)信号调制解调原理的基础上,设计了一种QDPSK调制解调电路,它包括串并转换、差分编码、四相载波产生和选相、相干解调、差分译码和并串转换电路。在MAX+PLUSⅡ软件平台上,进行了编译和波形仿真。综合后下载到复杂可编程逻辑器件EPM7128SLC84-15中,测试结果表明,调制电路能正确选相,解调电路输出数据与QDPSK调制输入数据完全一致,达到了预期的设计要求。 Abstract: In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.
上传时间: 2014-01-13
上传用户:qoovoop
为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。
上传时间: 2013-10-30
上传用户:zhishenglu