Linux内核进程管理 1、linux进程管理的模块组织框架 2、相关数据结构。 3、进程调度原则,调度算法,。 4、进程的创建和运行管理。 5、进程间通讯。 6、更多的技术 进程调度和中断处理交接 进程管理涉及的内核机制:bottom-half处理,等待队列 Linux/SMP的进程管理和调度技术 7、概述2.4的新特点
上传时间: 2013-12-29
上传用户:ZJX5201314
一个u盘读写模块的源码和原理图. 单片机可以通过这个模块对U盘上的文件进行创建文件,删除文件,修改文件,读写文件属性,创建文件夹,删除文件夹,枚举文件列表等. 特附上protel格式原理图,分享给大家. Keil C51 环境打开.
上传时间: 2013-12-15
上传用户:tzl1975
无线传感器网络平台成品的电路原理图,相信对自己开发板子的朋友有所帮助
上传时间: 2016-01-22
上传用户:hgy9473
(原创)高精度电子时钟和计时器电路版图。与本人另外上传的原理图配套,完全对应,可直接加工制作。
上传时间: 2014-12-22
上传用户:1051290259
这是一个制作小车的电路原理图,里面有许多一个关键的电气参数.保证传感器的正常工作.
上传时间: 2016-02-10
上传用户:gxmm
Trimble的GPS模块的原理图和pcb。
上传时间: 2016-02-12
上传用户:sclyutian
8位数码管动态显示C语言程序(含原理图) 基于MAX7219的8位数码管显示电路单片机部分原理图
上传时间: 2014-01-22
上传用户:hebmuljb
1)掌握图的邻接矩阵存储结构表示和与图创建算法的c语言实现; 2)掌握普里姆(Prim)最小生成树算法(P174:算法7.9)的C语言实现及应用; 3)验证如下图5-1所示无向网的最小生成树的正确性 4)按照实验题目要求独立正确地完成实验内容(提交程序清单及相关实验数据与运行结果);
上传时间: 2016-03-11
上传用户:anng
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514
1.双向链表的插入 2.二叉树的先序遍历 3.图的深度优先搜索 4.折半查找 5.希尔排序
上传时间: 2016-03-15
上传用户:youke111