spice是一种强大的通用模拟混合模式电路仿真器,可以用于验证电路设计并且与预知电路的行为,这对于集成电路特别重要。
标签: OrCAD_PSpice 简明教程
上传时间: 2018-05-29
上传用户:hahaha2
VIP专区-嵌入式/单片机编程源码精选合集系列(47)资源包含以下内容:1. call mimasuo.2. 44B0X读写FALSH29LV160的程序.3. 一个带有图形界面的计算器程序.4. PLD可编程器件教学实验系统用户使用指南zhege 是我们自己翻译的一个指南.5. 本程序可以实现七种颜色循环显示, 而且LED七彩任意可变换..6. 单片机上显示中文的程序.7. 三星公司S3C44B0X开发板2000下的JTAG软件.8. u盘修复工具PTMD!! u盘修复工具ptmd.9. 羚羊语音播放.10. 汽车通讯控制程序 电子屏字符显示器.11. 这是一个扫描16个键并可返回32个键号的小MCU程序,它对16上按键分单按和长按两种情况做区分..12. 利用SL811开发U盘上载程序.13. 2.4G无线接受音频程序.14. 2.4G无线发射音频程序.15. 这个程序是用51单片机实现的蜂鸣器音乐程序.16. 这是一本介绍软件模块的书,可以用这些模块设计嵌入式系统..17. 嵌入式系统的C语言程序设计,本书适合于从事嵌入式研究的相关技术人员使用..18. 忆风主机管理系统 忆风主机管理系统 忆风主机管理系统.19. 用51单片机及MT8880制作的可以识别电话号码的ASM源程序。.20. 关于Exp7LCD控制方面的软件编程! 实现LCD的显示功能!通分了解LCD的工作原理!.21. 关于嵌入式载LED控制的编程代码! 能够对嵌入式控制LED方面作更深如的了解.22. 有关嵌入式在DA转换上的应用的源代码! 能够加深对嵌入式编程方法的理解!.23. 有关嵌入式在AD转换上的编程应用!能加深对AD转换的理解!.24. 有关在嵌入式编程方面对UDP上的应用! 能加深对UDP编程技术的理解!.25. 关于嵌入式语言编程在触摸屏的完整代码! 能加深对触摸屏原理的理解!.26. 代码名称:组合逻辑电路仿真器 代码说明:组合逻辑电路仿真器 工具/平台:VC++ 作者:上官晨寰 邮件地址:sgch1982@163.com.27. 1线通讯协议的c51例子程序,程序中有详细的注释.28. 关于arm开发的文档集合 有uCLinux ,usb应用,以及开发步骤等等,非常不错,.29. 单片机实现语音控制小车电路原理图和1个设计的文档说明,相信对想做语音控制的朋友很有帮助.30. 一个红外线遥控接收装置的图纸,协议和说明,以及具体所使用的芯片和编程资料,自己先顶1下~.31. 是关于集成运算放大器应用电路集,我找了很久的东西,里面非常的全面,特地拿出来共享,我想对硬件工程师来说没有人会不喜欢这个东东吧~用超星打开.32. 这个是有关存储ic的集合,包括eeprom,flash,ram等等,相信对做硬件的朋友是很珍贵的资料.33. 8051单片机控制液晶显示模块的程序。用的是北京青云创新LCM24064ZK(自带汉字库).34. 用STC89C58单片机做的数据采集和控制.35. 好文章!大家好好看吧!多处理器支持操作系统方面的.36. 好文章!大家好好看吧!多处理器支持操作系统方面的.37. 好文章!大家好好看吧!多处理器支持操作系统方面的.38. 基于单片机系统的8路数字电压表程序设计问题.39. lpc2132演示程序,同样是"基于硬件FIFO和缓冲队列的"串口收发演示.40. 来源于外国的开源rtos,用于小型mcu,支持优先级抢占调度.
标签: 机械设计
上传时间: 2013-04-15
上传用户:eeworm
基于硬件集实现了8路彩灯控制,应用555定时器设计了频率为1 Hz的时钟电路,为系统提供时钟信号;将74LS161设计成16进制电路,利用其输出的低三位QCQBQA生成自动加1,循环变化的地址信号,为译码器提供3位地址输入;将74LS138设计成8路时分电子开关,控制8路彩灯轮流通断。基于Multisim对设计电路仿真,仿真结果证明了设计电路功能与理论分析的一致性,对电路的仿真波形表明,系统彩灯循环周期为8 s,每灯持续点亮时间为1 s。
上传时间: 2013-11-16
上传用户:二十八号
四路20秒声光显示计分抢答器Multisim14仿真源文件+设计文档资料摘要数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。关键字:开关阵列电路;触发锁存电路;解锁电路;编码电路;显示电路一,设计目的本设计是利用已学过的数电知识,设计的4人抢答器。(1)重温自己已学过的数电知识;(2)掌握数字集成电路的设计方法和原理;(3)通过完成该设计任务掌握实际问题的逻辑分析,学会对实际问题进行逻辑状态分配、化简;(4)掌握数字电路各部分电路与总体电路的设计、调试、模拟仿真方法。二,整体设计(一)设计任务与要求:1.抢答器同时供4名选手或4个代表队比赛,分别用4个按钮S0 ~ S3表示。2.设置一个系统清除和抢答控制开关S,该开关由主持人控制。3.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。4.参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。5.如果定时时间已到,无人抢答,本次抢答无效。(二)设计原理与参考电路抢答器的组成框图抢答器的一般组成框图如下图所示。它主要由开关阵列电路、触发锁存电路、解锁电路、编码电路和显示电路等几部分组成。
上传时间: 2021-11-06
上传用户:
摘要:文中分析了功率因数校正的必要性,对有源功率因数校正主电路拓扑做了对比分析,确定本文选用无桥拓扑。分析了无桥PFC电路的原理和优缺点,可以看到无桥电路具有开关器件少,功耗低,成本小,电路体积小的优点。在控制方案选择单周期控制,并采用Malab Simulink仿真平台建立仿真模型,通过仿真表明,单周期控制的无桥PFC达到功率因数提高的目的。关键词:功率因教校正;无桥;单周期;Matlab随着电力电子技术的发展,电网中整流器、开关电源等非线性负载不断增加。这些存在冲击性的用电设备,将引起网侧输人电流发生严重畸变,产生大量造波污染,导致电网功率因数过低,所以提高功率因数势在必行"早期功率因数校正采用在整流器后加滤波电感电容实现,功率因数一般只有0.6左右;在20世纪90年代,有源功率因数校正(APFC)产生,是在整流器和负载之间接入一个DC/DC开关变换器,应用电流反馈技术,使输入端电流波形跟踪交流输入正弦电压波形,可以使输入电流波形接近正弦,功率因数可提高到0.99以上。由于该方案采用了有源器件,故称为有源功率因数校正APFC1有源功率因数校正主电路拓扑1.1 传统Boost拓扑传统Boost PFC电路由整流桥和PFC组成,如图1所示。传统Boost PFC电路工作时通过控制开关管的动作,采用反馈来控制电流波形,这样可以使交流网侧输入电流跟踪输入交流电压而接近正弦波,来提高功率因数。但其流通路径有3个半导体工作,当变换器功率和开关频率提高时,系统的系统通态损耗明显增加,整体效率低29
上传时间: 2022-06-17
上传用户:
进年来,脉冲功率装置的使用愈来愈广泛。由于高功率脉冲电变换器源能够为脉冲功率装置的负载提供能量,是构成脉冲功率装置的主体。本文采用LT3751为核心,采用电容、电感储能、并通过电力电子器件配合脉冲变压器设计了反激式功率变换器电路,并通过基于LTspice进行电路瞬态分析,以得到最佳的电路模型。LTspice IV是一款高性能Spice Il仿真器、电路图捕获和波形观测器,并为简化开关稳压器的仿真提供了改进和模型。凌力尔特(LINEAR)对Spice所做的改进使得开关稳压器的仿真速度极快,较之标准的Spice仿真器有了大幅度的提高,并且LTspice IV带有80%的凌力尔特开关稳压器的Spice和Macro Model(宏模型),200多种运算放大器模型以及电阻器、晶体管和MOSFET模型,使得我们在进行电路设计仿真,特别是开关电路的设计与仿真时更加轻松。
上传时间: 2022-06-22
上传用户:
有源电力滤波器(Active Power Filter,简称 APF)是近年来治理电力系统谐波污染的非常有效的装置。众所周知,电力电子装置和非线性负载的广泛使用,使谐波电流和无功电流大量注入电网,严重威胁电网和电气设备的安全运行与正常使用,并且产生大量的能源浪费。随着我国“十一五”规划中关于建设节约型社会的战略方针的提出,应用APF进行谐波和无功治理的研究工作将会有很广阔的应用前景。 本文阐述了有源电力滤波器的基本原理,介绍了当前主要的几种APF的分类以及电路拓扑结构,分别对三相三线和三相四线制APF的结构进行分析,建立了两种数学模型,指出三相三线制APF在实际供电系统中应用的局限性。本文介绍了三种当前广泛采用的电流控制方法和一种比较先进的空间矢量控制方法。对于APF系统的核心--谐波检测,本文介绍了三种谐波检测理论,着重对本文设计的APF所采用的瞬时无功功率理论进行详细的理论分析,在MATLAB软件中建立一个三相四线制基于瞬时无功功率理论的APF系统仿真模型,验证瞬时无功功率理论的可行性。 在进行大量理论分析和验证的基础上,设计一台采用单片机和DSP双CPU的有源电力滤波器。硬件上设计单片机的时钟电路、仿真器接口电路;设计DSP的时钟电路,外接存储器扩展电路;设计APF系统的电压周期检测电路,电流绝对值转换电路等等。软件上编写单片机的主程序和中断程序、DSP的主程序和启动搬运程序,调试并给电进行实际测试和实验分析。
上传时间: 2013-04-24
上传用户:zuozuo1215
针对常用电流模式的升压转换器结构,提出了一种高精度电流检测电路。该电路在保证响应速度的 前提下,通过增加电路环路增益,降低误差源等方法,提高检测电路的电流检测精度。与其他结构电路相 比,有结构简单,响应速度快,电流检测精度高的优点。基于Chartered 的0.35μm 的3.3 V/13.5 V CMOS 工 艺,使用Spectre 仿真器,对该电路进行了仿真与验证。结果证明,在输入电压为2.5 V~5.5 V,电感电流为 100 mA~500 mA,工作频率为1 MHz 的情况下,能够正常稳定工作,并且电流精度高达93%。
上传时间: 2013-04-24
上传用户:西伯利亚
模电中常用的电路,在强大的EDA软件Multisim下仿真实例,学习的好资料,机不可失!
上传时间: 2013-08-04
上传用户:JESS
卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理,重点讨论了决定Viterbi算法复杂度和译码性能的关键因素,在此基础上设计了采用“串-并”结合运算方式的Viterbi译码器,并在Altera EP1C20 FPGA芯片上测试通过。本文的主要工作如下: 1.对输入数据采用了二比特四电平量化的软判决方式,对欧氏距离的计算方法进行了简化,以便于用硬件电路方式实现。 2.对ACS运算单元采用了“串-并”结合的运算方式,和全并行的设计相比,在满足译码速度的同时,节约了芯片资源。本文中提出了一种路径度量值存储器的组织方式,简化了控制模块的逻辑电路,优化了系统的时序。 3.在幸存路径的选择输出上采用了回溯译码方法,与传统的寄存器交换法相比,减少了寄存器的使用,大大降低了功耗和设计的复杂度。 4.本文中设计了一个仿真平台,采用Modelsim仿真器对设计进行了功能仿真,结果完全正确。同时提出了一种在被测设计内部插入监视器的调试方法,巧妙地利用了Matlab算法仿真程序的输出结果,提高了追踪错误的效率。 5.该设计在Altera EP1C20 FPGA芯片上通过测试,最大运行时钟频率110MHz,最大译码输出速率10.3Mbps。 本文对译码器的综合结果和Altera设计的Viterbi译码器IP核进行了性能比较,比较结果证明本文中设计的Viterbi译码器具有很高的工程实用价值。
上传时间: 2013-07-23
上传用户:叶山豪