虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电路中

  • 实验箱中以可编程通用异步、同步收发器8251为基础

    实验箱中以可编程通用异步、同步收发器8251为基础,设计有串行接口电路。采用零调制方式连接两台实验箱的串行接口,开发异步全双工通讯程序。

    标签: 8251 实验箱 可编程 收发器

    上传时间: 2014-01-15

    上传用户:Ants

  • Pspice教程课程内容: 在这个教程中

    Pspice教程课程内容: 在这个教程中,我们没有提到关于网络表中的Pspice 的网络表文件输出,有关内容将会在 后面提到!而且我想对大家提个建议:就是我们不要只看波形好不好,而是要学会分析,分 析不是分析的波形,而是学会分析数据,找出自己设计中出现的问题!有时候大家可能会看 到,其实电路并没有错,只是有时候我们的仿真设置出了问题,需要修改。有时候是电路的 参数设计的不合理,也可能导致一些莫明的错误!

    标签: Pspice 教程

    上传时间: 2016-08-05

    上传用户:黑漆漆

  • 用PC机扬声器演奏音乐 了解PC机扬声器系统的电路结构

    用PC机扬声器演奏音乐 了解PC机扬声器系统的电路结构,学习扬声器发声的编程方法。 MUSIC是书中例子的源程序。

    标签: PC机 扬声器 扬声器系统 电路结构

    上传时间: 2016-08-17

    上传用户:txfyddz

  • 显示方波输入下的RC电路响应曲线

    显示方波输入下的RC电路响应曲线,在tc 2.0下编译调试通过。在编译前要将tc环境设置一下,即将图形显示驱动载入到程序中,从而实现程序的独立运行。

    标签: 方波 RC电路 输入

    上传时间: 2013-12-22

    上传用户:iswlkje

  • 只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战

    只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,本文将介绍怎样在同步设计中处理异步信号

    标签: 逻辑电路 时钟 数据传输

    上传时间: 2016-08-22

    上传用户:yyq123456789

  • 数字多路系统(DMS)指的是Nortel网络开发的一个交换系统系列。它可以提供用于语音和数据传输的数字电路交换服务

    数字多路系统(DMS)指的是Nortel网络开发的一个交换系统系列。它可以提供用于语音和数据传输的数字电路交换服务,数字传输的信息包交换服务。数字多路系统的特点是在整个交换网络中采用脉冲编码解调(PCM)和时分复用系统(TDM)。该系统允许对传输系统中的PCM信号进行直接交换而不需要转化成模拟格式。

    标签: Nortel DMS 数字

    上传时间: 2016-08-23

    上传用户:sxdtlqqjl

  • 定时电路设计问题:定时电路是一个VLSI 芯片的关键部件

    定时电路设计问题:定时电路是一个VLSI 芯片的关键部件,这里给出一个定时电路的 简单模型:一棵具有n 片树叶的完全平衡二叉树(其中,n 是2 的幂)。这颗树的每条 边e 有一个对应的长度le(le>0)。从根到一片给定树叶的距离是从根到这片树叶的路径 上的所有边的长度之和。 根产生一个时钟信号,它沿着这些边传播到树叶,信号到达一片给定树叶所用的时间是 与从根到这片树叶的距离成比例的。如果所有的树叶到根的距离都不相同,那么信号不会在同一时间到达树叶,这是定时电 路设计中的一个大问题,我们需要树叶完全同步,全都同时接受这个信号,为做到这一 点,我们将不得不增加某些边的长度,以使得所有根到树叶的路径有同样的长度,如果 我们达到这个要求,那么这棵树(带有它的新边长)将称为零倾斜的。我们的优化目标 是以某种保持所有边长之和最小的方式达到零倾斜。给出了一个增长某些边长的算法,使得得到的树有零倾斜并且总边长最小。

    标签: VLSI 定时电路 设计问题 芯片

    上传时间: 2016-08-28

    上传用户:zhangyi99104144

  • 用PC机扬声器演奏音乐 了解PC机扬声器系统的电路结构

    用PC机扬声器演奏音乐 了解PC机扬声器系统的电路结构,学习扬声器发声的编程方法。 MUSIC是书中例子的源程序。 PIANO是用键盘模拟乐器。 使用方法:用数字键1、2、3、4、5、6、7、8 弹奏声音。8为高音1,按0为结束。 可改程序奏出更多的声音。

    标签: PC机 扬声器 扬声器系统 电路结构

    上传时间: 2016-08-30

    上传用户:风之骄子

  • URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器

    URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器,也包括用来完成数据运算的组合逻辑电路单元。控制单元用来产生控制信号序列,以决定何时进行何种数据运算。控制单元要从数据单元得到条件信号,以决定继续进行那些数据运算,数据单元要产生输出信号,数据运算状态等有用信息。

    标签: URISC 数据单元 运算 处理器

    上传时间: 2014-01-25

    上传用户:大三三

  • 含PPT和书中的例图

    含PPT和书中的例图,《基于PROTEUS的电路及单片机系统设计与仿真》随书光盘

    标签:

    上传时间: 2013-12-20

    上传用户:hanli8870