虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电荷转移

  • linux内核分析

    对于Intel x86 PC , 开启电源后, 机器就会开始执行ROM BIOS的一系列系统测试动作,包括检查RAM,keyboard,显示器,软硬磁盘等等。执行完bios 的系统测试之后,紧接着控制权会转移给ROM 中的启动程序(ROM bootstrap routine);这个程序会将磁盘上的第0轨第0 扇区(叫boot sector 或MBR ,系统的引导程序就放在此处)读入内存中,并放到自0x07C0:0x0000 开始的512 个字节处.

    标签: linux 内核分析

    上传时间: 2014-12-30

    上传用户:pei5

  • B3G中移动终端定位系统的研究

    针对B3G中移动终端多媒体业务流转移的目标,研究并设计一种室内精确定位技术,即基于无线传感器网络的超声波与无线电相结合的定位技术,详细介绍了该定位系统的设计和实现。针对该定位系统,设计了一种快速、高精度的多步长定位算法,并对该算法作了详细介绍。

    标签: B3G 移动终端 定位系统

    上传时间: 2013-10-22

    上传用户:zhangzhenyu

  • 一种多约束条件下路径规划算法研究

        针对目前导航系统中重要的多约束条件下路径规划功能,结合A*算法和蚁群算法提出一种新的不确定算法,该算法首先将多约束条件进行融合使其适合蚁群转移,并在基本蚁群算法基础上采用了A*算法的评估指标,为蚁群转移时提供最优预测收敛点。通过实验证明该算法可以大幅度降低时间消耗,并且全局收敛性强,计算结果稳定。    

    标签: 多约束 条件下 路径规划 算法研究

    上传时间: 2013-11-01

    上传用户:qwer0574

  • 水声换能器及基阵_周洪福

    水声换能器是利用晶体(石英或酒石酸钾钠)压电陶瓷(钛酸钡和锆钛酸铅等)的压电效应或铁镍合金的磁致伸缩效应来进行工作的。所谓压电效应,就是把晶体按一定方向切成薄片,并在晶体薄片上施加压力,在它的两端面上会分别产生正电荷和负电荷。反之在晶体博片上施加拉伸力时,它的两个端面上就会产生与加压力时相反的电荷。

    标签: 换能器

    上传时间: 2013-10-10

    上传用户:jisiwole

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2014-12-04

    上传用户:cppersonal

  • PCB产业转移 主力基地仍在长三角

    自2010年下半年以来,智能型手机出货量大幅增长,再加上平板计算机热销,带动应用在这两款产品上的HDI板需求强劲。2010年下半年,领先的线路板厂商纷纷扩大HDI板产能,但在2011年第四季度,HDI板市场出现供过于求的迹象,HDI产能利用率开始下降。市调大师Naka指出,中国是最大的HDI板生产国,产值大约是42亿美元,其次是日本。

    标签: PCB 产业 转移 基地

    上传时间: 2014-02-26

    上传用户:miaochun888

  • 状态机学习心得

      FSM 分两大类:米里型和摩尔型。   组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。   设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。其原因   如下:   首先FSM 和其他设计一样,最好使用同步时序方式设计,好处不再累述。而状态机实现后,状态转移是用寄存器实现的,是同步时序部分。状态的转移条件的判断是通过组合逻辑判断实现的,之所以第二种比第一种编码方式合理,就在于第二种编码将同步时序和组合逻辑分别放到不同的程序块(process,block) 中实现。这样做的好处不仅仅是便于阅读、理解、维护,更重要的是利于综合器优化代码,利于用户添加合适的时序约束条件,利于布局布线器实现设计。显式的 FSM 描述方法可以描述任意的FSM(参考Verilog 第四版)P181 有限状态机的说明。两个 always 模块。其中一个是时序模块,一个为组合逻辑。时序模块设计与书上完全一致,表示状态转移,可分为同步与异步复位。

    标签: 状态

    上传时间: 2015-01-02

    上传用户:aa17807091

  • 华为 FPGA设计高级技巧Xilinx篇

      随着HDL Hardware Description Language 硬件描述语言语言综合工具及其它相关工具的推广使广大设计工程师从以往烦琐的画原理图连线等工作解脱开来能够将工作重心转移到功能实现上极大地提高了工作效率任何事务都是一分为二的有利就有弊我们发现现在越来越多的工程师不关心自己的电路实现形式以为我只要将功能描述正确其它事情交给工具就行了在这种思想影响下工程师在用HDL语言描述电路时脑袋里没有任何电路概念或者非常模糊也不清楚自己写的代码综合出来之后是什么样子映射到芯片中又会是什么样子有没有充分利用到FPGA的一些特殊资源遇到问题立刻想到的是换速度更快容量更大的FPGA器件导致物料成本上升更为要命的是由于不了解器件结构更不了解与器件结构紧密相关的设计技巧过分依赖综合等工具工具不行自己也就束手无策导致问题迟迟不能解决从而严重影响开发周期导致开发成本急剧上升   目前我们的设计规模越来越庞大动辄上百万门几百万门的电路屡见不鲜同时我们所采用的器件工艺越来越先进已经步入深亚微米时代而在对待深亚微米的器件上我们的设计方法将不可避免地发生变化要更多地关注以前很少关注的线延时我相信ASIC设计以后也会如此此时如果我们不在设计方法设计技巧上有所提高是无法面对这些庞大的基于深亚微米技术的电路设计而且现在的竞争越来越激励从节约公司成本角度出 也要求我们尽可能在比较小的器件里完成比较多的功能   本文从澄清一些错误认识开始从FPGA器件结构出发以速度路径延时大小和面积资源占用率为主题描述在FPGA设计过程中应当注意的问题和可以采用的设计技巧本文对读者的技能基本要求是熟悉数字电路基本知识如加法器计数器RAM等熟悉基本的同步电路设计方法熟悉HDL语言对FPGA的结构有所了解对FPGA设计流程比较了解

    标签: Xilinx FPGA 华为 高级技巧

    上传时间: 2015-01-02

    上传用户:refent

  • 基于Actel FPGA的CoreFFT应用

    CoreFFT 是Actel 公司提供的基于Actel FPGA 结构优化的微秒级FFT 运算软核,为客户提供功能强大和高效的DSP 解决方案。CoreFFT 应用于Actel 以Flash 和反熔丝技术为基础的现场可编程门阵列(FPGA)器件,专为讲求高可靠性的应用场合而设计,如雷达、地面和高空通信、声学、石油和医疗信号处理等,应用于需要耐受高温并对固件错误和辐射有免疫能力的场合。CoreFFT 可生成专为Actel FPGA 而优化的软核,进行FFT 变换,将信号从时域转移至频域,从而分析信号的频谱构成。

    标签: CoreFFT Actel FPGA

    上传时间: 2013-11-05

    上传用户:风行天下

  • 正弦交流电路中LC元件特性的Multisim仿真分析

    本文基于探索正弦交流电路中电感L、电容C元件特性的目的,运用Multisim10软件对L、C元件的特性进行了仿真实验分析,给出了Multisim仿真实验方案,仿真了电感、电容元件的交流电压和电流的相位关系,正弦电压、正弦电流有效值和电抗的数值关系,虚拟仿真实验结果与理论分析计算结果相一致,结论是仿真实验可直观形象地描述元件的工作特性。将电路的硬件实验方式向多元化方式转移,利于培养知识综合、知识应用、知识迁移的能力。

    标签: Multisim 正弦交流电路 元件 仿真分析

    上传时间: 2013-10-15

    上传用户:yimoney