西电出版的组态软件设计与开发,对于从事工业控制上位机软件开发的人来说,具有很强的参考价值。
上传时间: 2014-01-14
上传用户:skhlm
应用松翰母体写的一款电磁炉,功能比较强大!我还有很多ASm的源码!以后会慢慢传得。不知道能不能开通我的资格
上传时间: 2015-06-27
上传用户:ayfeixiao
非常详尽的介绍面向对象编程中的多态技术,对于理论的理解很有帮助
上传时间: 2015-07-20
上传用户:siguazgb
在matlab下产生m序周期,初态,特征式可以在主程序中自己设计.
上传时间: 2014-01-15
上传用户:569342831
我个人编写的操作系统,实现了保护模式并切换到用户态运行用户进程,对与操作系统初学者有一定帮助!
上传时间: 2015-07-20
上传用户:xyipie
关于产生均匀分布和标准正态分布的随机变量的VC程序
上传时间: 2015-07-21
上传用户:comua
基于VHDL语言开发的I486总线接口程序。实现了一个三态的总线,可保证数据的正常传输。
上传时间: 2015-07-22
上传用户:ynsnjs
由均匀分布的随机变量生成正态分布的随机变量的算法。
上传时间: 2013-12-22
上传用户:彭玖华
二维稳态导热问题。设材料物性均为常数,均质无内热源。已知它的左边界是温度为T2的等温边界,其他三个边界均为温度为T1的等温边界。导热区域为边长L的正方形。
上传时间: 2014-01-11
上传用户:小草123
模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。
上传时间: 2014-01-07
上传用户:ikemada