虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电子式<b>电能表设计</b>

  • 数字密码锁设计(电子密码锁制作论文)

    数字密码锁设计:本文的电子密码锁利用数字逻辑电路,实现对门的电子控制,并且有各种附加电路保证电路能够安 工作,有极高的安全系数。 关键词 电子密码锁 电压比较器 555单稳态电路 计数器 JK触发器

    标签: 数字密码锁 电子密码锁 论文

    上传时间: 2013-06-03

    上传用户:gmh1314

  • 这本是《电子设计从零开始》完整版 PDF电子书

    这本是《电子设计从零开始》完整版 PDF电子书

    标签: 电子设计 电子书

    上传时间: 2013-06-10

    上传用户:natopsi

  • 基于FPGA的多路E1反向复用传输芯片的设计与实现

    随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.

    标签: FPGA 多路 传输 片的设计

    上传时间: 2013-07-16

    上传用户:asdkin

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 电子设计竞赛赛题解析

    历年电子设计竞赛赛题及其解析,学习电路设计的入门经典资料,电路分析详尽,实用。包括常用的典型电路模块,可以移植到自己的设计中。

    标签: 电子设计竞赛

    上传时间: 2013-06-07

    上传用户:z1191176801

  • 基于ARM的嵌入式家庭网络监控系统设计

    随着嵌入式技术的发展,嵌入式系统被逐步应用到诸如工业控制,汽车电子设备,移动通信设备,PDA,GPS卫星定位系统和信息家电等社会各行各业之中,现在已经成为信息发展的主流技术之一,在国民经济发展中起着举足轻重的作用。 由于信息化的普及,家庭中的电脑、信息家电、通信终端越来越多,使用管理它们也变得越来越麻烦。如何更有效地发挥这些设备的作用,提高居家生活的智能化和方便性,如何更便利的互联和协同工作,已成为现代人生活乃至办公的重要问题。这些问题的出现导致了家庭网络的出现,家体网络技术已经成为各大IT企业研究开发的重点。 本论文分析了家庭网络和信息家电的发展情况,以实用、简便为原则设计了一个家庭网络监控系统。此系统以ARM7的S3C44BOX开发板为硬件平台,以uClinux作为嵌入式操作系统,实现对家庭网络中的信息家电进行监控,使用户能够了解家庭中信息家电的工作状况,对信息家电进行控制,来达到对信息家电有效管理、方便用户使用家中的家电的目的。 论文中家庭网络监控系统主要由web服务器、家庭网络服务器和家庭网络组成,实现家电控制、状态查询、信息家电状态报告、注册、注销、统一开关机等功能。本设计的家庭网络监控系统由于使用了RS485总线式网络来组建家庭网络,使得该系统组网方便,在价格上有一定优势,而且硬件是基于ARM开发板平台,体积较小,所设计的家庭网络协议很好的满足了家庭网络监控需求,协议也很简单,处理方便。由于此家庭网络监控系统实现了家电注册、注销功能,使得该系统能够及时检测到家庭网络中的家电的增减情况。总之,本家庭网络监控系统体积小、简单、经济、多功能,方便家庭网络中信息家电的增减,具有较高的实用价值,适合于普通百姓家庭之中使用。

    标签: ARM 嵌入式 网络监控

    上传时间: 2013-07-31

    上传用户:01010101

  • 基于ARM的新型远程配变监控终端研究与设计

    我国经济的快速发展促进各行业对电力需求的飞速增长,电力需求侧管理随着电力系统管理的自动化而不断发展起来。用电现场负荷监控终端是电力需求侧管理的一个重要组成部分,它为有效利用能源、合理分配能源,鼓励用户均衡用电,实现电力需求侧科学管理提供了技术基础。 负荷监控终端利用微电子技术、电力电子技术和传感器技术对用电现场的各种电能参数进行采集和全方位监控,在电力需求侧管理中承担着重要角色。它为电力管理部门和用电企业间搭起了信息桥梁,不仅实时提供企业用电的各种信息,而且能够及时执行电力管理部门的远程命令,实现远程操作。电力管理部门向终端安排合理的用电方案,能够对企业的用电实现宏观调控,这对企业的长足发展和电力管理部门的合理调度电能有很好的推动作用。因此对负荷监控终端的研究具有重大的现实意义。 论文对目前国内外的负荷监控终端在的发展现状进行了概述,分析了负荷监控终端在国内的电力负荷管理技术中的地位和作用,以及当前负荷监控终端系统的技术水平和实现方法,在研究了终端设计多项技术的基础上,结合工程项目的要求对微处理器和操作系统进行了具体选型,设计了一种基于ARM 和μC/OS-Ⅱ的配变监控终端,在基于ARM技术的LPC2124 微处理器和外围接口芯片上,进行了终端系统的设计;实现了μCOS-Ⅱ在LPC2124MCU 上的移植;编写了基于μC/OS-Ⅱ的API 接口函数和底层硬件驱动程序;采用多任务按优先权调度的方式解决了任务处理的实时性,克服了传统前后台软件在复杂的监控终端设计中实时性差的弊端,实践证明用这种设计思想制作的配变监控终端能较好地满足工程应用实际需要。

    标签: ARM 远程 配变监控

    上传时间: 2013-04-24

    上传用户:小码农lz

  • 基于ARM和DSP的电能质量监测仪的研究

    电能是一种使用最为广泛的能源,其应用程度已成为一个国家发展水平的主要标志之一。随着计算机、电力电子和信息技术等高新产业的发展和普及,电能质量已成为电力部门及其用户日益关注的问题,对电能质量监测和分析也具有重要的现实意义。本文主要对电能质量监测分析的相关理论和技术进行了研究,设计了基于DSP和ARM的双CPU电能质量监测仪的硬件系统和软件系统。 本文首先对电能质量当前国内外的研究现状进行了分析,对电能质量相关分析方法进行了阐述,提出了电能质量监测仪的设计思路。本文采用双CPU的硬件结构方式,利用ARM管理键盘和显示等人机接口,采用高速数字信号处理器。TMS320LF2407作为运算单元,采用专门的14位AD转换芯片来实现高精度的采样,同时利用锁相环电路硬件跟踪电网频率。软件系统方面采用了模块化设计,以便于软件功能的改进和升级。在理论方面也有所研究,以谐波源-六脉动整流桥为研究对象,分析控制角和换相重叠角与谐波电流大小之间的关系,并通过PSCAD/EMTDC仿真验证理论分析的准确性;对于暂态电能质量扰动采用小波变换进行检测,并通过Matlab仿真验证检测效果。 本文最后对电能质量的实测数据进行分析,指出当前电能质量中存在的问题,并给出了相应的改善措施。对电能质量监测仪进行了误差分析,并结合误差的原因提出了软件校正方法。

    标签: ARM DSP 电能质量 监测仪

    上传时间: 2013-04-24

    上传用户:liuqy

  • 基于ARM和嵌入式GIS的电子导游系统设计与实现

    近几年来,旅游业在国内迅速发展,已成为规模最大的产业之一,在拉动内需,刺激消费,发展经济,推动城市化进程中正发挥着极其重要的作用。然而旅游服务和旅游咨询跟不上社会的发展需求,游客在旅途中存在各种不便。把嵌入式技术和嵌入式GIS技术结合的电子导游系统,能给游客提供各种旅途服务,方便游客出门旅游。 本文依托浙江省科技计划重点项目开展研究,在开源软件基础上开发电子导游系统,以有效降低产品价格,适应社会需要。以广州斯道S3C2410 ARM开发板为底层硬件,采用Linux嵌入操作系统为软件平台,利用QT/Embedded GUI为图形界面,对MapInfo文件格式进行转换,使之适应嵌入式系统。通过C/C++编程开发嵌入式GIS模块和电子导游应用软件模块;把硬件、软件相结合,使电子地图显示在触摸屏上;最终实现了景点查询和介绍、景区路径规划、距离测量、GIS操作等功能。 本文的主要研究工作有:第一在ARM S3C2410开发板上移植Linux内核及驱动程序。第二在自由软件Linux平台下研究和开发嵌入式GIS模块。第三在QT/Embedded GUI图形界面下开发电子导游应用软件。第四研究和设计基于模拟退火算法的景区路径规划算法。 最后,将本文的研究成果在西湖景区电子导游原型系统中实现,并取得良好效果。

    标签: ARM GIS 嵌入式 电子导游

    上传时间: 2013-08-02

    上传用户:redmoons

  • 电容应变式压力传感器原理及检测电路设计

    电容应变式压力传感器原理及检测电路设计:论述了电容应变式压力传感器的原理,给出了一种电容应变式压力传感器的电路,并分析了压力大小与电路输出电压之间的关系。关键词:电容传感器;压力;输出电

    标签: 电容 应变式 压力 传感器原理

    上传时间: 2013-06-26

    上传用户:manking0408