虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电子应用

  • 电子工程师创新设计必备宝典系列之FPGA开发全攻略

    电子工程师创新设计必备宝典系列之FPGA开发全攻,介绍以FPGA为代表的可编程器件的应用开发知识,具有实用性和系统性,提供许多技巧和资源

    标签: FPGA 电子工程师 创新设计 宝典

    上传时间: 2013-08-07

    上传用户:youmo81

  • Multisim在数字电路课程中的应用

    主要介绍电子设计自动化EDA技术的仿真软件Multisim的主要功能特点,并通过该软件对基于555定时器设计的多谐振荡器的波形仿真这一实例来进一步说明它在数字电路设计中的应用。在与传统实验进行对比的同时得出其也具有局限性的结论。

    标签: Multisim 数字电路 中的应用

    上传时间: 2013-10-20

    上传用户:lalalal

  • Multisim温度扫描分析在模拟电子技术的应用

    为了讨论温度对模拟电子电路的影响,采用Multisim10仿真软件中的温度扫描分析进行仿真,分析了温度对放大电路的静态工作点以及输出波形的影响,同时验证了负反馈对提高放大电路稳定性的作用和差分放大电路能够抑制零点漂移的性能特点。研究表明,在课堂上利用Multisim10对模拟电子电路进行计算机仿真,再结合理论讲解,可以提高教学质量和教学效果。

    标签: Multisim 温度扫描分析 模拟电子技术

    上传时间: 2013-11-07

    上传用户:qzhcao

  • BJT与MOSFET的开关应用

      本文是关于电路中的 BJT 与 MOSFET开关应用的讨论。   前段时间,一同学跟我说,他用单片机做了一个简单的 LED 台灯,用 PWM的方式控制灯的亮度,但是发现 BJT 总是很烫。他给我的电路图如图一,我问他3V 时 LED 的发光电流是多大,他说大概十几到二十 mA,我又问他电阻多大,他说 10KΩ。于是我笑笑说你把电阻小一点就好了。他回去一试,说用了个 1KΩ的电阻,就没有任何问题了。   我很失望他没有问我为什么要这么做,这可能是大多数电子爱好初学者存在的问题,他们的动手能力很强,但是并不注重基本的理论知识。他们大多数情况下都是“依葫芦画瓢”,借用现成的电路使用,就连参数和器件型号的选择都疏于考虑。

    标签: MOSFET BJT 开关应用

    上传时间: 2013-11-02

    上传用户:ZJX5201314

  • 电子电路制作大全

    电子电路制作大全[PDF共6本] 第1卷 家用与民用电路 第2卷 通用模拟电路 第3卷 通用数字电路 第4卷 测量与传感电路 第5卷 通信电路 第6卷 特殊应用电路

    标签: 电子电路 制作大全

    上传时间: 2013-11-08

    上传用户:1234567890qqq

  • 具体应用的电容感应系统设计

    在许多消费电子产品及白色家电应用中,新兴的电容感应按钮正作为一个流行的用户界面替代机械开关。然而,电容感应界面设计也会带来挑战,在新产品研发、生产及质量控制等方面都可能会出现问题。例如,不同线路板的电容感应按钮寄生电容(CP )可能不同,环境变化(例如温度及湿度)也可能会改变CP。系统不同噪声也不相同。

    标签: 电容感应 系统设计

    上传时间: 2013-10-23

    上传用户:zhangfx728

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 磁珠的原理及应用

    由于电磁兼容的迫切要求,电磁干扰(EMI)抑制元件获得了广泛的应用。然而实际应用中的电磁兼容问题十分复杂,单单依靠理论知识是完全不够的,它更依赖于广大电子工程师的实际经验。为了更好地解决电子产品的电磁兼容性这一问题,还要考虑接地、 电路与PCB板设计、电缆设计、屏蔽设计等问题[1][2]。本文通过介绍磁珠的基本原理和特性来说明它在开关电源电磁兼容设计中的重要性与应用,以期为设计者在设计新产品时提供必要的参考。   2  磁珠及其工作原理   磁珠的主要原料为铁氧体,铁氧体是一种立方晶格结构的亚铁磁性材料,铁氧体材料为铁镁合金或铁镍合金,它的制造工艺和机械性能与陶瓷相似,颜色为灰黑色。电磁干扰滤波器中经常使用的一类磁芯就是铁氧体材料,许多厂商都提供专门用于电磁干扰抑制的铁氧体材料。这种材料的特点是高频损耗非常大,具有很高的导磁率,它可以使电感的线圈绕组之间在高频高阻的情况下产生的电容最小。铁氧体材料通常应用于高频情况,因为在低频时它们主要呈现电感特性,使得损耗很小。在高频情况下,它们主要呈现电抗特性并且随频率改变。实际应用中,铁氧体材料是作为射频电路的高 频衰减器使用的。实际上,铁氧体可以较好的等效于电阻以及电感的并联,低频下电阻被电感短路,高频下电感阻抗变得相当高,以至于电流全部通过电阻。铁氧体是一个消耗装置,高频能量在上面转化为热能,这是由它的电阻特性决定的。   对于抑制电磁干扰用的铁氧体,最重要的性能参数为磁导率和饱和磁通密度。磁导率可以表示为复数,实数部分构成电感,虚数部分代表损耗,随着频率的增加而增加。因此它的等效电路为由电感L和电阻R组成的串联电路,如图1所示,电感L和电阻R都是频率的函数。当导线穿过这种铁氧体磁芯时,所构成的电感阻抗在形式上是随着频率的升高而增加,但是在不同频率时其机理是完全不同的。

    标签:

    上传时间: 2013-11-19

    上传用户:yyyyyyyyyy

  • 电子电焊机保护器之自恢复保险丝

    电子电焊机是应用广泛的焊接设备,其体积小重量轻,是取代传统电焊机的现代焊接设备,是由IGBT为核心的电能转换设备,这类设备容易出现因电路及IGBT击穿等短路情况,从而发生烧坏电线、引起火灾的危险事故。为此,工程师必须做好电路的过载保护设计工作,必须确保在任何情况下的可靠性与安全性---万瑞和技术提供

    标签: 电子 保护器 电焊机 自恢复保险丝

    上传时间: 2013-11-17

    上传用户:1397412112

  • 小型化设计的实现与应用

    电子产品功能越来越强大的同时,对便携的要求也越来越高,小型化设计成为很多电子设计公司的研究课题。本文以小型化设计的方法、挑战和趋势为主线,结合Cadence SPB16.5在小型化设计方面的强大功能,全面剖析小型化设计的工程实现。主要包括以下内容:小型化设计的现状和趋势,以及现在主流的HDI加工工艺,介绍最新的ANYLAYER(任意阶)技术的设计方法以及工艺实现,介绍埋阻、埋容的应用,埋入式元器件的设计方法以及工艺实现。同时介绍Cadence SPB16.5软件对小型化设计的支持。最后介绍HDI设计在高速中的应用以及仿真方法,HDI在通信系统类产品中的应用,HDI和背钻的比较等。

    标签:

    上传时间: 2014-01-18

    上传用户:yph853211