·论文摘要:利用声卡DSP技术和LabVIEW多线程技术,提出了一种基于声卡的数据采集与分析的廉价设计方案,具有实现简单、界面友好、性能稳定可靠等优点。在LabVIEW环境中实现了音频信号的采集分析及数据存盘重载。PC上配置多块声卡即可构成实时、高信噪比的多通道数据采集系统。可以推广到语音识别、环境噪声监测和实验室测量等多种领域,应用前景广阔。
上传时间: 2013-06-18
上传用户:changeboy
作者:华清远见3G学院。ARM+Android系统应用分析--华清远见android培训课件教程。
上传时间: 2013-04-24
上传用户:zhangliming420
·基于Matlab系统的信号FFT频谱分析与显示
上传时间: 2013-04-24
上传用户:gxohao
·详细说明:用VC++编译的13818-5 MPEG2系统层分析代码.文件列表: 13818_5 code for Vc++ compile .............................\Consumer.cpp .............................\Consumer.H ..................
上传时间: 2013-06-07
上传用户:ANRAN
高速FPGA系统的信号完整性测试和分析,能帮助学习FPGA
上传时间: 2013-08-05
上传用户:妄想演绎师
采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统。整个设计采用流水线工作方式,保证了系统的速度,避免了瓶劲的出现;整个系统采用FPGA实现,实验表明,该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,可以广泛地应用于数字信号处理的各个领域。
上传时间: 2013-09-01
上传用户:731140412
Proteus(海神)的ISIS是一款Labcenter出品的电路分析实物仿真系统,可仿真各种电路和IC,并支持单片机,元件库齐全,使用方便,是不可多得的专业的单片机软件仿真系统。\r\n
上传时间: 2013-09-22
上传用户:wang0123456789
系统的介绍Proteus ISIS(英国Labcenter公司开发的电路分析与实物仿真软件。)
上传时间: 2013-09-27
上传用户:wyc199288
使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时间(Flight Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch Delay 的最大和最小值。
上传时间: 2013-11-05
上传用户:VRMMO
【摘要】电力直流系统是变电站安全运行的基础,随着变电站数字化、智能化程度的不断提高,对站用电源的管理也提出了新的、更高的要求。而管理的的基础,就是设备能准确、高速的反应当前设备的电压、电流、开关状态等信息。做到设备不死机,不停机,干扰不误报等。随着微电子技术、计算机和通讯技术的飞速发展,新器件的研制、生产周期的日益缩短。为了满足工业自动化,新技术、新器件不断应用到新产品中。模拟量采集包括直流电压和电流。开关量采集包括开关的分合,继电器的投入切除等。
上传时间: 2013-11-02
上传用户:阳光少年2016