针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-08-21
上传用户:sjw920325
可编程逻辑器件的开发与应用实验教学大纲\r\n本课程是高等院校电气、信息、通信类专业的一门技术基础课。通过本课程的学习,使学生获得数字系统设计和可编程逻辑器件方面的基本概念、基本知识和基本技能,培养他们对数字系统的分析与设计的能力,为后续课程的学习及今后的实际工作打下良好的基础。
上传时间: 2013-08-26
上传用户:shinesyh
可编程逻辑器件cpld与单片机双向通信的源程序
上传时间: 2013-08-28
上传用户:梧桐
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
上传时间: 2013-08-31
上传用户:zhouli
利用FPGA实现的可编程综合采样器\r\nAProgrammableIntegratedSamplerUsingFPGA
上传时间: 2013-09-06
上传用户:z754970244
这是可编程逻辑器件(CPLD)初学者的入门级文章,仅供参考。
上传时间: 2013-09-06
上传用户:dudu121
可编程器件,如果有问题的可以和我直接联系
上传时间: 2013-09-06
上传用户:思索的小白
压控振荡器(可编程时钟振荡器)
上传时间: 2013-10-30
上传用户:cmc_68289287
文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波性能。
上传时间: 2013-11-20
上传用户:909000580
为了满足现代高速通信中频率快速转换的需求,基于坐标旋转数字计算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接数字频率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)电路设计方案。采用MATLAB和Xilinx System Generator开发工具搭建电路的系统模型,通过现场可编程门阵列(FPGA,Field Programmable Gate Array)完成电路的寄存器传输级(RTL,Register Transfer Level)验证,仿真结果表明电路设计具有很高的有效性和可行性。
上传时间: 2013-11-09
上传用户:hfnishi