提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。
上传时间: 2014-12-28
上传用户:498732662
本文对数字基带信号脉冲成型滤波的应用、原理及实现进行了研究。首先介绍了数字成型滤波的应用意义并分析了模拟和数字两种硬件实现方法,接着介绍了成形滤波器设计所需要MATLAB软件,以及利用ISE system generator在FPGA上进行滤波器实现的优势。文中给出了成形滤波函数的数学模型,讨论了几种常用成形滤波函数的传输特性以及对传输系统信号误码率的影响。然后介绍了本次设计中使用到的数字成形滤波器设计的几种FIR滤波器结构。把各种设计方案进行仿真,比较仿真结果,最后根据实际应用的情况并结合设计仿真中出现的问题进行分析,得出各种设计结构的优缺点以及适合应用的场合。
上传时间: 2013-10-18
上传用户:aesuser
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
上传时间: 2014-12-28
上传用户:ruixue198909
滤波器在空管VHF通信系统中的应用
上传时间: 2013-11-24
上传用户:huangld
数字滤波器的原理和设计方法
上传时间: 2013-10-11
上传用户:003030
SJA1000 验收滤波器
上传时间: 2013-11-07
上传用户:咔乐坞
LPC23XX系列CAN全局验收滤波器配置。单个标准帧,单个扩展帧,单个标准帧组,单个扩展帧组例程。
上传时间: 2014-08-24
上传用户:司令部正军级
1、高温薄膜滤波器技术(围墙技术) 大规模集成电路,等效50阶带通滤波器,在接近-200℃左右工作,导体电阻接近0欧姆,带通滤波器的品质因素Qu为100,000,是普通腔体滤波器品质因素Qu的20倍。有效抑制带外干扰和进入带内的高阶互调。 2、高性能的射频电路技术 低温低噪声放大器具有高增益(12dB)低噪声系数(<0.5dB)的高性能,增益平坦度小于0.04dB,有效地压低底噪声,放大有用 信号。 比现网用的TMA和LNA的噪声系数好3.5dB左右。世界尖端的制冷机技术,奶瓶大的氦制冷机,无需加冷冻液,可连续可靠地工作几十年。其冷端温度达77°K或-196.15°C。
上传时间: 2013-11-07
上传用户:brain kung
很强大的滤波器设计软件。。。。
上传时间: 2013-10-24
上传用户:taozhihua1314
很强大的滤波器设计软件。。。。
上传时间: 2013-10-21
上传用户:chongchong1234