近年来,人们对环境保护越来越重视,SF<,6>气体的使用和排放受到限制,从而使电器领域内SF<,6>断路器的发展也受到限制。而真空断路器充分利用了真空优异的绝缘与熄弧特性,且对环境不造成污染,所以目前在中压领域已经占据了主导地位,而且不断向高电压、大容量方向发展。因此,未来高压真空断路器必然取代高压SF<,6>断路器。真空灭弧室是真空断路器的“心脏”,所以,开发高压真空断路器最关键的是灭弧室的设计。本文对110kV的真空灭弧室的内部电磁场进行了仿真分析,为我国开发110kV真空断路器提供一定的参考。 本文采用有限元软件对110kV真空断路器灭弧室内部静电场进行了仿真分析,得到了灭弧室内部各种屏蔽罩的大小、尺寸和位置对电场分布的影响;触头距离对灭弧室内部电场分布的影响;伞裙对灭弧室内部电场分布的影响。再根据等离子体和金属蒸气具有一定导电率的特点,从麦克斯韦基本方程出发,推导了灭弧室内部电场所满足的计算方程,然后用有限元法对二维电场进行了求解。考虑到弧后粒子消散过程中,电极和悬浮导体表面会有带电微粒的存在,又计算分析了带电微粒对真空灭弧室电场分布的影响,进而提出了使灭弧室内部电场更加均匀的措施。 根据大电流真空电弧的物理模型,基于磁场对电流的作用力理论,计算分析了真空电弧自生磁场的收缩效应以及对分断电弧的影响,得到了弧柱中自生磁场产生的电磁压强分布,最后分析了外加纵向磁场分量对减小自生磁场收缩效应的作用。 建立了110kV、1/2线圈以及1/3线圈纵向磁场触头三维电极模型,并利用有限元法进行了三维静磁场和涡流场仿真。得到了电流在峰值和过零时纵向磁场分别在触头片表面和触头间隙中心平面上的二维和三维分布,给出了这两种触头在电流过零时纵向磁场滞后时间沿径向路径和轴向路径的分布规律,最后还对这两种触头的性能进行了比较。
上传时间: 2013-07-09
上传用户:smthxt
电缆偏心严重影响电缆的质量,因此在电缆生产时必须要进行偏心检测。该文针对目前我国电缆偏心检测技术落后的现状,提出采用电涡流检测方法来研制可以对电缆进行在线实时偏心检测的自动化系统,并对此项检测技术进行了详细研究。 该文先从偏心传感器、数据采集器和上位机系统三大部分对电涡流式电缆偏心检测系统进行了整体设计。完成了偏心传感器探头的设计并解决了偏心传感器振荡电路的电源供应问题和信号从旋转部件到静止部件的传输问题。以TLC2543A/D转换器和AT89C52单片机为核心器件设计了数据采集器,完成模拟信号到数字信号的转换,并通过RS-232串行通讯把采样数据传输给PC机。利用VisualBasic语言开发了软件系统,对接收的数据进行了处理并对结果进行了输出显示。 为了提高检测系统的精度,系统中采用了模拟滤波器和数字滤波器。根据检测系统中信号的特点,分别确定了模拟滤波器和数字滤波器的性能指标,设计了抗混叠的3阶巴特沃思模拟滤波器和5阶椭圆型ⅡR低通数字滤波器,并采用适当的方法进行了实现。在静态的电缆偏心检测实验系统中对滤波器的性能进行了验证。 偏心传感器是检测系统中的关键部件,它的性能至关重要。该文通过构造的静态实验系统对偏心传感器的性能进行了研究,分析了被测电缆线芯直径、检测线圈的匝数和检测探头的尺寸对偏心传感器性能的影响。
上传时间: 2013-06-19
上传用户:yt1993410
选相控制开关又称同步开关或相控开关,其实质就是控制开关在电压或电流的期望相位完成合闸或分闸,以主动消除开关过程所产生的涌流和过电压等电磁暂态效应,提高开关的开断能力。本论文首先分析了提高断路器可靠性的途径,介绍了相控开关的研究意义及其优点;相控开关的基本原理和分合闸操作过程,为同步开关选相控制器的设计提供了理论依据。 永磁操动机构是近几年正在发展的一种新型操动机构,它利用永久磁铁产生的磁力将真空断路器保持在分合闸位置,而无需任何传统机械脱扣锁扣装置。它机构零部件少,结构简单,使断路器动作的可靠性大大提高。二次控制回路采用电子控制模块,动作迅速并可以实现精确时间控制,采用开关电源输入范围宽,输入输出用光耦隔离,功耗低,极大地提高了可靠性,使永磁机构真空断路器成为真正意义的免维护智能化断路器。单线圈永磁机构结构简单、体积小,在中压领域得到越来越广泛的应用。相控真空开关采用三相独立操动的单线圈永磁机构,其操作电源为由大功率电力电子器件控制的储能大容量电容器,通过多次的测试结果表明单线圈永磁机构能很好地满足相控开关的要求,是相控开关的理想选择。 本文详细介绍了以Mega16为控制核心的单线圈永磁机构智能控制器,这种控制系统集保护、控制、开关量监测等功能于一体。可实现对电容电压实时显示,具有过电流速断保护、过电压和欠电压保护、闭锁以及报警等功能。 通过相关试验测试,表明本系统已经初步达到了设计所要达到的预期效果,为以后的研究以及同步控制系统的完善和优化提供了有益的经验和参考。
上传时间: 2013-07-02
上传用户:一诺88
为了解决现有环形线圈车检器在工程应用中出现的误检问题,尤其是对同一辆大车的多次误触发问题,本文深入研究导致误检现象的具体原因,并在这基础上提出了一套软硬件的解决方法,以减少误触发现象,提高检测的准确率。 为了方便测量与调试,本文设计了一个PC端软件。它与实验室原有的频率采集工具一块配合工作,能实时而直观地察看车检器的工作状况,从而有利于实验数据的采集与问题分析。通过实验分析,本文总结了误检现象的若干情形,以及导致误检问题的主要原因。 针对上述分析的发现—车检器采用的单一阈值法不能适应复杂的应用环境,本文对检测算法作了改进:对车辆到达的检测,仍采用单一阈值法;对车辆离开的检测,则采用平坦性判定法。后者利用了在车辆离开时,线圈频率从非平坦变为平坦这一特征。它有简单、易移植和防误检的特点。 为了从应用层面解决问题,本文设计了一种基于改进算法的车检器。与同类车检器相比,它除了集成上述车检算法外,还提供一个RS-232的测试端口,按一定的数据协议与PC端的诊断软件通讯,能够帮助现场测试工作的开展。 本文还利用了新车检器做了两组的实验:实验室环境与高速公路车辆检测现场环境下的实验。第一组验证了改进算法的防误检性能,并计算它的检测延迟。其中检测延迟的计算,有助于协调车辆检测系统中线圈、车检器与摄像头三者间的工作。第二组验证了新车检器的检测性能,包括识别和延迟两方面内容。两组实验结果都证实了改进算法的实用价值。
上传时间: 2013-06-16
上传用户:1406054127
作为电子类专业学生,实验是提高学生对所学知识的印象以及发现问题和解决问题的能力,增加学生动手能力的必须环节。本设计的目的就是开发一套满足学生实验需求的信号源,基于此目的本信号源并不需要突出的性能,但经济上要求低成本,同时要求操作简单,能够输出多种波形,并且利于学生在此平台上认识信号源原理,同时方便在此平台上进行拓展开发。 设计中运用虚拟仪器技术将计算机屏幕作为仪器面板,采用EPP接口,同时在FPGA上开发控制电路,为后续开发留下了空间,同时节省了成本。本设计采用地址线16位,数据线12位的静态RAM作为信号源的波形存储器,后端采用两种滤波类型对需要滤波的信号进行滤波。启动信号时软件需要先将波形数据预存在存储器中便于调用,最后得到的结果基本满足教学实验的需求。 本文结构上首先介绍了直接采用DDS芯片制作信号源的利弊,及作者采用这种设计的初衷,然后介绍了信号源的整体结构,总体模块。以下章节首先介绍FPGA内部设计,包括总体结构和几大部分模块,包括:时钟产生电路,相位累加器,数据输入控制电路,滤波器控制电路,信号源启动控制电路。 然后介绍了其他模块的设计,包括存储器选择,幅度控制电路的设计以及滤波器电路的设计,本设计的幅度控制采用两级DA级联,以及后端电阻分压网络调节的方式进行设计,提高了幅度调节的范围。对于滤波器的设计,依据不同的信号频率,分成了4个部分,对于500K以下的信号采用的是二阶巴特沃斯有源低通滤波,对于500K以上至5M以下信号采用的五阶RC低通滤波器。 在软件设计部分,分成两个部分,对于底层驱动程序采用以Labwindows/CVI为平台进行开发,利用其编译和执行速度快,并且和LabVIEW能够很好连接的特性。对于上层控制软件,采用以LabVIEW为平台进行开发,充分利用其图化设计,易于扩展。 论文最后对所做工作进行了总结,提出了进一步改进的方向。
上传时间: 2013-04-24
上传用户:afeiafei309
随着TD—SCDMA技术的不断发展,TD—SCDMA系统产品也逐步成熟并随之完善。产品家族日益丰富,室内型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站产品逐步问世,可以满足不同场景的建网需求。而分布式基站(BBU+RRU)越来越多地受到业界的关注和重视。 本文主要从TD—SCDMA频点拉远系统(RRU)和软件无线电技术的发展入手,重点研究TD—SCDMA频点拉远系统的FPGA设计与实现。TD—SCDMA通信系统通过灵活分配不同的上下行时隙,实现业务的不对称性,但是多路数字中频所构成的系统成本高和控制的复杂性,以及TDD双工模式下,系统的峰均比随时隙数增加而增加,对整个频点拉远系统的前端放大器线性输入提出了很高的要求。TD—SCDMA系统使用软件无线电平台,一方面软件算法可以有效保证时隙分配的准确性,保证对前端控制器的开关控制,以及对上下行功率读取计算和子帧的灵活提取,另一方面灵活的DUC/CFR算法可以有效的提高频带利用率和抗干扰能力,有效的控制TDD系统的峰均比,有效降低系统对前端放大器线性输出能力的要求。 本文主要研究软件无线电中DUC和CFR的关键技术以及FPGA实现,DUC主要由3倍FIR内插成型滤波器、2倍插值补偿滤波器以及5级CIC滤波器级联组成;而CFR主要采用类似基带削峰的加窗滤波的中频削峰算法,可以降低相邻信道的溢出,更有效的降低CF值。将DUC/CFR以单片FPGA实现,能很好提高RRU性能,减少其硬件结构,降低成本,降低功耗,增加外部环境的稳定性。
上传时间: 2013-07-20
上传用户:rishian
在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了信道的统计特性,能充分发挥卷积码的特点,使译码错误概率达到很小。 卷积码译码器的设计是由高性能的复杂译码器开始的,对于概率译码最初的序列译码,随着译码约束长度的增加,其译码错误概率可达到非常小。后来慢慢地向低性能的简单译码器演化,对不太长的约束长度,维特比(Viterbi)算法是非常实用的。维特比算法是一种最大似然的译码方法。当编码约束度不太大(小于等于10)或者误码率要求不太高(约10-5)时,Viterbi译码算法效率很高,速度很快,译码器也较简单。 目前,卷积码在数传系统,尤其是在卫星通信、移动通信等领域已被广泛应用。 本论文对卷积码编码和Viterbi译码的设计原理及其FPGA实现方案进行了研究。同时,将交织和解交织技术应用于编码和解码的过程中。 首先,简要介绍了卷积码的基础知识和维特比译码算法的基本原理,并对硬判决译码和软判决译码方法进行了比较。其次,讨论了交织和解交织技术及其在纠错码中的应用。然后,介绍了FPGA硬件资源和软件开发环境Quartus Ⅱ,包括数字系统的设计方法和设计规则。再有,对基于FPGA的维特比译码器各个模块和相应算法实现、优化进行了研究。最后,在Quartus Ⅱ平台上对硬判决译码和软判决译码以及有无交织等不同情况进行了仿真,并根据仿真结果分析了维特比译码器的性能。 分析结果表明,系统的误码率达到了设计要求,从而验证了译码器设计的可靠性,所设计基于FPGA的并行Viterbi译码器适用于高速数据传输的场合。
上传时间: 2013-04-24
上传用户:tedo811
本文介绍了一种利用MCS一51单片机技术研制的对钢筋张力及拉伸长度进行测量的系统 并对该系统的功能、硬软件实现进行了详细的介绍。工程实践表明:该系统测量准确、可靠、方便,能够在实际工程中加以推广应用。
上传时间: 2013-04-24
上传用户:shwjl
阐述了一种基于反射式光电传感器的直流电机测速及控制系统K该系统可适用于无法采用旋转编码器和测速电机进行直流电机测速与控制的场合L 文中采用斯密特触发器、异或门、D 触发器以及可逆计数器设计了可用于脉冲
上传时间: 2013-05-17
上传用户:busterman
39839电感量计算小巧实用的绿色软件,根据输入的线圈长度、线圈直径、导线直径、线圈匝数及工作频率快速计算出电感量、自分布电容、空载Q值、自谐振频率
上传时间: 2013-06-03
上传用户:夜月十二桥