"Quartus II设计软件是Altera提供的完整的多平台设计环境,能够直接满足特定设计需要, 为可编程芯片系统(SOPC)提供全面的设计环境。"
标签: QuartusII Edtition 10.1 Web
上传时间: 2013-06-07
上传用户:奈雁归dxh
FPGA布局算法和软件位于工艺映射和布线之间,是一个承上启下的阶段,对最终的布通率和时序都有着重要的影响。 本论文的工作之一便是研究旨在提高布通率的布局算法。在研究了国内外装箱和布局算法的基础上,本文提出了一种新的结合了装箱的布局算法框架,并称之为"低温交替改善的"布局算法。其基本思想是,在模拟退火的低温阶段交替的优化装箱和布局。本文给了基于学术界标准布局布线软件VPR的一个软件实现,并且提出了低温的判定条件以及一种新的选择待交换逻辑单元的方法。采用三种不同的装箱算法作为布局输入,基于VPR的低温交替改善的布局算法实现,在布通率上,比VPR分别提高了21.3%、15.5%、10.7%。而带来的平均额外时间开销不到20%。 FPGA布局软件实现对整个FPGA CAD流程的运行效率,算法的可扩展性也有着不可忽视的影响。现代FPGA有着多样而复杂的逻辑和布线资源。而学术界的布局软件'VPR所面向的FPGA却只能处理十分简单的FPGA结构,对于宏、总线、多时钟等实际应用中很重要的部分都没有考虑。本文提出了"逻辑单元层"的概念,用具有特定几何结构的逻辑单元层来统一处理多种类型的逻辑资源。针对相对位置约束在现代FPGA布局软件中的重要地位,我们提出了一种处理相对位置约束的方法。这些讨论均已经在面向Xilinx SpartanⅡ芯片布局的原型系统中得到了实现,初步证实了这些方法的可扩展性和实用性。
上传时间: 2013-06-21
上传用户:ezgame
数字信号处理是信息科学中近几十年来发展最为迅速的学科之一.目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域.而数字信号处理算法的硬件实现一般来讲有三种方式:用于通用目的的可编程DSP芯片;用于特定目的的固定功能DSP芯片组和ASIC;可以由用户编程的FPGA芯片.随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展,FPGA正在越来越多地代替ASIC和PDSP用作前端数字信号处理的运算.该文主要探讨了基于FPGA数字信号处理的实现.首先详细阐述了数字信号处理的理论基础,重点讨论了离散傅立叶变换算法原理,由于快速傅立叶变换算法在实际中得到了广泛的应用,该文给出了基-2FFT算法原理、讨论了按时间抽取FFT算法的特点.该论文对硬件描述语言的描述方法和风格做了一定的探讨,介绍了硬件描述语言的开发环境MAXPLUSII.在此基础上,该论文详细阐述了数字集成系统的高层次设计方法,讨论了数字系统设计层次的划分和数字系统的自顶向下的设计方法,探讨了数字集成系统的系统级设计和寄存器传输级设计,描述了数字集成系统的高层次综合方法.最后该文描述了数字信号处理系统结构的实现方法,指出常见的高速、实时信号处理系统的四种结构;由于FFT算法在数字信号处理中占有重要的地位,所以该文提出了用FPGA实现FFT的一种设计思想,给出了总体实现框图;重点设计实现了FFT算法中的蝶形处理单元,采用了一种高效乘法器算法设计实现了蝶形处理单元中的旋转因子乘法器,从而提高了蝶形处理器的运算速度,降低了运算复杂度.
上传时间: 2013-05-23
上传用户:Divine
作者:华清远见嵌入式学院。《Linux设备驱动开发详解》第16章、Linux网络设备驱动。网络设备是完成用户数据包在网络媒介上发送和接收的设备,它将上层协议传递下来的数据包以特定的媒介访问控制方式进行发送,并将接收到的数据包传递给上层协议。 与字符设备和块设备不同,网络设备并不对应于/dev目录下的文件,应用程序最终使用套接字(socket)完成与网络设备的接口。因而在网络设备身上并不能体现出“一切都是文件”的思想。 Linux系统对网络设备驱动定义了4个层次,这4个层次为网络协议接口层、网络设备接口层、提供实际功能的设备驱动功能层和网络设备与媒介层。
上传时间: 2013-05-17
上传用户:小火车啦啦啦
·详细说明:本程序将指定的16K采样的语音数据文件转换为经G.723编解码后的8K语音数据。降采样前先使用180阶的FIR滤波器对语音数据进行频率压缩,然后进行抽取,并对抽取的数据进行G.723编解码。该程序在非特定语音识别的库文件处理中使用,也可扩展至其他用途。文件列表: 16kto8k .......\16kto8k.dsp .......\16kto8
上传时间: 2013-04-24
上传用户:qw12
-------------------------------------------------------- 《串口猎人》十大功能简介: -------------------------------------------------------- 1、基本功能,支持基本的 收、发、查看、保存、清除等功能。 2、基本功能,自动/手动搜索串口,串口参数的设置和查看。 3、基本功能,支持HEX/ASCII/中文汉字收发。 4、高级发码功能,支持多组(最多16组)数据轮流发送。间隔和循环次数可设置。 5、高级发码功能,支持文件逐行发送。间隔和循环次数可设置。 6、高级发码功能,支持自动添加帧头、帧尾、帧长、校验、回车换行符。 7、高级收码功能,支持按帧接收,能自动进行帧结束判定(方式非常灵活,可以按时间、帧长或特定字)。 8、高级收码功能,拥有八个独立接收通道,可以自动从指定帧中指定位置,按照指定的格式收取有效数据。 9、高级收码功能,可进一步把收取的数据送示波器、码表或柱形显示 10、所有的用户设置,可以保存、或重新载入。也可以恢复默认值。或者可以设定为启动时载入上次的设置。
上传时间: 2013-07-21
上传用户:thesk123
· 摘要: 本文利用了十六位SPCE061A单片机的强大的DSP功能,实现了特定发音人识别(Speaker Dependent)功能.结合大容量的FLASH存储器,成功地实现将语音播放与识别技术应用于智能家居控制系统中.另外,详细介绍了具有语音识别功能的新一代智能家居控制系统的硬件配置与软件流程,从而在实现系统功能的同时,将低成本、低功耗与友好人机界面有机结合起来.
上传时间: 2013-04-24
上传用户:xwd2010
· 摘要: 传统的DSP软件开发都是先设计DSP上的算法并仿真然后将其写成特定DSP的代码(c或是汇编)在目标板上实现.介绍了一种新的高效、集成的DSP软件设计方法.利用MATLAB7.0新提供的Embeded Target for TI C2000 DSP、simulink、Real-Time Workshop和TI的CCS IDE相结合,在MATLAB环境下生成DSP的C代
上传时间: 2013-07-26
上传用户:hebmuljb
·摘要: DDB SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成与DSP、FPGA之间的通信.由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDRSDRAM控制器.该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术.
标签: Xilinx_FPGA DDR_SDRAM 控制器
上传时间: 2013-05-24
上传用户:zxc23456789
不同于一般形式的软件编程,嵌入式系统编程建立在特定的硬件平台上,势必要求 其编程语言具备较强的硬件直接操作能力。无疑,汇编语言具备这样的特质。但是,归 因于汇编语言开发过程的复杂性,它并不是嵌入式系统开发的一般选择。而与之相比, C 语言--一种"高级的低级"语言,则成为嵌入式系统开发的最佳选择。笔者在嵌入式系 统项目的开发过程中,一次又一次感受到C 语言的精妙,沉醉于C 语言给嵌入式开发带 来的便利。
上传时间: 2013-04-24
上传用户:jlyaccounts