51 单片机TCP_IP 协议栈ZLIP源码 单片机上网技术,是当前的一个热门技术。单片机上网技术中的一个重要部分是在单片 上实现TCP/IP 协议栈。现在可获得的TCP/IP 源代码一般并不为51 单片机设计,而51 单片 机和KeilC51 编译器有其自身的特点:存储类型、函数指针、重入函数等,ZLIP 就是针对 这些特点设计的TCP/IP 协议栈。
上传时间: 2014-01-22
上传用户:alan-ee
AT89S52是一种低功耗、高性能CMOS8位微控制器,具有 8K 在系统可编程Flash 存储器。使用Atmel 公司高密度非 易失性存储器技术制造,与工业80C51 产品指令和引脚完 全兼容。片上Flash允许程序存储器在系统可编程,亦适于 常规编程器。在单芯片上,拥有灵巧的8 位CPU 和在系统 可编程Flash,使得AT89S52为众多嵌入式控制应用系统提 供高灵活、超有效的解决方案。
上传时间: 2013-11-27
上传用户:bruce5996
该项目是用PIC16F630单片机构建一个简单的电容式触摸感应开关方案。占用PIC16F630的片上比较器,内部基准电压,Time0定时器,Time1定时器。
标签: PIC16F630
上传时间: 2015-03-05
上传用户:lili
该项目是用PIC16F630单片机构建一个简单的电容式触摸感应开关方案。占用PIC16F630的片上比较器,内部基准电压,Time0定时器,Time1定时器。
标签: PIC16F630
上传时间: 2015-03-05
上传用户:lili
随着微电子技术的迅猛发展,集成电路组成的电子系统集成度越来越高,使得芯片 的复杂性不断上升,单片的成本却不断降低。FPGA产品的逻辑单元越来越多,性能越 来越高,单位成本和功耗向越来越低的方向发展,使得可编程片上系统SOPC(System On Programmable Chip)设计成为必然趋势。SD存储卡因具备体积小、储容量高、可擦写、 价格低以及非易失性等特点被广泛应用于手机、数码相机、MP3播放器等领域。 美国Altera公司开发的基于SOPC技术的Nios U嵌入式处理器,是一个可变结构、 通用型的32位RISC嵌入式处理器,设计者可以非常方便地使用SOPC Builder系统开 发工具设计构造以处理器为基础的系统,针对自己的要求配置Nios II软核、Avalon总 线及外围接口系统,体现了面向用户,面向应用的SOPC技术设计思想。应用与Nios II 相关的集成开发平台和辅助开发工具,加快了NiosⅡ系统的设计与验证环节的开发速 度,对于嵌入式系统的产品开发和应用,具有广泛的价值和积极的意义。 本文介绍了基于Nios II嵌入式处理器的SOPC系统的软、硬件设计方法,结合实 验平台资源特点,构建了基于Nios II软核处理器的SD
上传时间: 2015-05-25
上传用户:wjc511
系统时钟概述 整个时钟电路的原理框图。 时钟电路的原理框图 在使用有源晶振作为外部的时钟源时,DSP片内的晶体振荡电路会被旁路,外部的时钟信号有XCLKIN管脚输入DSP。看门狗定时器取OSCCLK信号作为其输入。C28x的内核会将输入的CLKIN信号转换为SYSCLKOUT信号(这就是通常我们提到的那些150MHz的信号)。SYSCLKOUT主要用来为DSP片上的一些...
上传时间: 2016-06-06
上传用户:1425564266
集成电路设计以及制造业的不断发展,使得在单个芯片上集成多个处理器内核成为了可能。近年来多核处理器的发展过程中,多个内核对共享数据的访问一直存在数据冲突问题,也就是缓存(Cache)出现不一致情况。Cache 一致性协议就是为了解决这种不一致现象,使得内核可以实时访问到正确的数据。 本文在简单介绍Cache一致性之后,总结了三种改进的Cache一致性协议。第一种介绍了一致性协议与片上互联协议相协同的设计将多核架构与片上互联方式相结合,最终实现低延迟、高带宽、可扩展等特性。第二种提出了基于分层架构的混合一致性协议,将两种传统一致性协议进行了有效地结合。在第一层共享总线架构结构上采用总线监听一致性协议,第二层互联网络架构的结构上采用基于目录的一致性协议。该协议即解决了共享总线架构的总线带宽问题,又解决了基于目录的一致性协议中目录所占存储空间过大的问题,表现出了优良的性能。第三种是基于 Token 的动态可重构 Cache一致性协议,通过相关结果表明基于 Token 的动态可重构 Cache 一致性协议将能够有效的应用到众核处理器结构中。
标签: Cache
上传时间: 2016-11-28
上传用户:Nicole_K
ltc3725 单端正激变换器的控制器,包括片上栅极驱动
上传时间: 2017-07-14
上传用户:木易1123
UCOS II源码文件,可直接使用,用于STM32F4系列单片机,片上系统烧录时使用
上传时间: 2018-12-20
上传用户:风雨无阻
用 verilog HDL 语言搭建一个以 ARM Cortex-M0 为处理器核的嵌入式SOC系统,系统包含以下几个部分: (1)ARM Cortex-M0核 (2)AHB总线译码器 (3)AHB总线从设备多路复用器 (4)片上存储器外设 (5)LED外设 (6)七段数码管 (7)定时器 (8)UART
上传时间: 2020-03-21
上传用户:wssss