通讯通信企业管理与执法全书家用电器
随着电子产品向小型化,便携化,网络化和高性能方向发展,对电路组装技术和I/O引线数提出了更高的要求,芯片体积越来越小,芯片引脚越来越多,给生产和返修带来困难.原来SMT中广泛使用的QFP(四边扁平封装...
随着电子产品向小型化,便携化,网络化和高性能方向发展,对电路组装技术和I/O引线数提出了更高的要求,芯片体积越来越小,芯片引脚越来越多,给生产和返修带来困难.原来SMT中广泛使用的QFP(四边扁平封装...
eZ430-F2013 是一款完整的 MSP430 开发工具,其在小巧的便携式 USB 棒状盒内提供了评估 MSP430F2013 以及完成整个项目所需的全部软硬件。eZ430-F2013 集成了...
概要2 个对称的600MHz 高性能Blackfin 内核328K Bytes 片内存储器每个 Blackfin 内核包括:2 个16 位MAC,2 个40 位ALU,4 个8 位视频ALU,以及1 ...
完整性高的FPGA-PCB系统化协同设计工具 Cadence OrCAD and Allegro FPGA System Planner便可满足较复杂的设计及在设计初级产生最佳的I/O...
电子发烧友讯: 飞思卡尔是全球嵌入式处理解决方案、高级汽车电子、消费电子、工业控制和网络市场的领导者。从微处理...
第1章 集成运放应用电路设计须知 1.1 集成运放简介 1.1.1 集成运放的内部框图、分类和图形符号 1.1.2 集成运放的引脚功能、封装及命名方法 ...
CH451 使用一个系统时钟信号来同步芯片内部的各个功能部件,例如,当系统时钟信号的频率变高时,显示驱动刷新将变快、按键响应时间将变短、上电复位信号的宽度将变窄、看门狗周期也将变短。一般情况下,CH4...
注:1.这篇文章断断续续写了很久,画图技术也不精,难免错漏,大家凑合看.有问题可以留言. 2.论坛排版把我的代码缩进全弄没了,大家将代码粘贴到a...
文中详细介绍了QPSK技术的工作原理和QPSK调制、解调的系统设计方案,并通过VHDL语言编写调制解调程序和QuartusII软件建模对程序进行仿真,通过引脚锁定,下载程序到FPGA芯片EP1K30T...
完整性高的FPGA-PCB系统化协同设计工具 Cadence OrCAD and Allegro FPGA System Planner便可满足较复杂的设计及在设计初级产生最佳的I/O...