虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

源文件

文件是指由创建者所定义的、具有文件名的一组相关元素的集合。源文件一般指用汇编语言或高级语言写出来的代码保存为文件后的结果,源文件是相对目标文件和可执行文件而言的。
  • 《Protel DXP 2004 SP2原理图与PCB设计(第2版)》范例源文件

    Protel DXP 2004 SP2原理图与PCB设计(第2版)

    标签: Protel 2004 DXP PCB

    上传时间: 2013-10-29

    上传用户:ljd123456

  • 办公设备多纸张检测电路PCB源文件

    此电路是我个人设计的!是一个办公设备多纸张检测电路!遇到一次多纸张进机就自动检出!

    标签: PCB 办公设备 检测电路

    上传时间: 2013-10-22

    上传用户:michael20

  • 森蓝塞尔耳机板PCB源文件

    森蓝塞尔耳机板PCB文件

    标签: PCB 耳机

    上传时间: 2013-10-13

    上传用户:stampede

  • PADS9.3完整破解版和CadenceAllegro16.5完整破解版亲测win7安装下载地址

    请注意软件勿用于商业用途,否则后果自负!请不要做拿手党,好用大家享!顶起吧!解压不成功时请把你们解压软件升级到最新版本! 附件也有本人学习PADS9.3、CadenceAllegro16.5、orcad软件以及教程一块上传,下载时最好不要用第三方软件,直接保存就可以了。 PADS9.3安装说明(兼容win7、xp): 1.参考“PADS9.3图文安装方法(WIN7_XP)”完成软件安装。 2.参考“PADS9.3”完成破解!破解需要dos环境下完成,具体操作步骤教程有。 3.安装目录和源文件都不能是中文目录 CadenceAllegro16.5(兼容win7、xp)两个文件下载完成才能解压,: 1.参考“真正的cadence_16.5_破解方法”按照操作步骤即可。 2.安装目录和源文件都不能是中文目录 注意!!! 如果破解不成功有可能破解文件坏掉了,请把“Cadence_Allegro16.5crack-修正破解方法”文件解压,用里面破解文件重新破解一遍!

    标签: CadenceAllegro PADS 16.5 win7

    上传时间: 2015-01-01

    上传用户:fdmpy

  • cad字体查看工具SHX查看器

    很多使用CAD的朋友因为找不到自己需要的字体而烦恼,网上各种可供下载的CAD字库也不少。之前我也将我收集的600多种字体上传到百度网盘了,最近又下载了一个1000多种字体的字体库。 不过发现一个问题:字体名可以随便改,同一字体也可能有好多不同的版本。从下载的字体库中就可以看到txt1\2\3\....等多种字体,这些字体到底有什么区别。hztxt.shx是国内使用很广泛的一种字体文件,但这个文件我就见过多个版本,每个版本文件大小不同,字符显示效果也不完全相同。因此要找到自己需要的字体说容易,也不容易,最保险的方法就是找到绘图者使用的原始字体,到网上下载各种字库都不是很保险。 不过我用过一个SHX字体查看工具,可以直接看到字体文件中的字符,给大家共享一下,但愿能给大家一些帮助。 利用SHX查看器,点“打开”按钮,可以直接打开SHX文件,看到字体文件中包含的字符及字体效果,如下图所示: 使用这个工具有下面三个用处: 1、在找到一个字体后,可以先用这个工具检查一下,是否是自己所需要的字体,不要找到字体就盲目地复制到CAD的字体目录下。 2、分别打开txt.shx、hztxt.shx、ltypeshp.shx这几个形文件,可以了解一下字体、大字体和符号形文件里到底里面放了写什么东西。 3、如果你想更深入了解字体,你可以将SHX在保存为字体源文件*.shp,这是一个纯文本文件,你可以了解形文件的定义形式,如果你有兴趣的话,甚至可以根据一些教程的指导自己来定义或修改字体文件。 cad字体查看工具SHX查看器注册码 Name: (Anything) s/n: sv89356241 Code: LLJL6Y2L

    标签: cad SHX 字体

    上传时间: 2015-01-01

    上传用户:Togetherheronce

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-17

    上传用户:看到了没有

  • 串口调试程序源文件

    串口技术

    标签: 串口调试 程序

    上传时间: 2013-11-18

    上传用户:maqianfeng

  • 一个用Java实现的打印程序示例

    一个用Java实现的打印程序示例,可以打印文本框里的文字,或整个显示框架,还可以打印预览,都是Java实现,运行命令java -jar print.jar。源文件都在包里。

    标签: Java 打印 程序

    上传时间: 2014-01-09

    上传用户:tuilp1a

  • Microsoft MS-DOS6.0 完整源代码

    Microsoft MS-DOS6.0 完整源代码,包括所有外部命令,安装程序,DOSSHELL等。每个源文件均包括开发历史、更新说明、注释。这样一套源码对你的意义,实在无法以笔墨形容

    标签: Microsoft MS-DOS 6.0 源代码

    上传时间: 2013-12-12

    上传用户:英雄

  • 现在他可以格式化C

    现在他可以格式化C,C++源文件

    标签: 格式化

    上传时间: 2013-12-26

    上传用户:gtf1207