自己设计的Smartcard功能模块
自己设计的Smartcard功能模块,已经通过vcs仿真和FPGA验证,可以使用。...
自己设计的Smartcard功能模块,已经通过vcs仿真和FPGA验证,可以使用。...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。...
fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用...
CPLD、FPGA在EL显示模块及接口电路中的应用,cpld实现数字电路取代,fpga取代液晶显示专用控制芯片。...
一个很好的VHDL实现的功能模块程序,希望你可以用的上!...