基于ARM7 44b0x硬件平台的计时器Timer驱动程序,包括初始化、测试功能,均已调试通过。需要的朋友可以参考下!
上传时间: 2013-12-08
上传用户:lz4v4
该程序包实现了几个常用的模式识别分类器算法,包括K近邻分类器KNN、线性判别方程LDF分类器、二次判别方程QDF分类器、RDA规则判别分析分类器、MQDF改进二次判别方程分类器、SVM支持向量机分类器。 主程序中还有接口调用举例,压缩包中还有两个测试数据集文件。
上传时间: 2017-03-08
上传用户:aeiouetla
8位全加器的VHDL描述,可用MAX+plusⅡ运行测试
上传时间: 2014-01-16
上传用户:erkuizhang
相位分频器源代码,正确,测试通过
上传时间: 2014-01-27
上传用户:330402686
OMNET++仿真器中仿真实例 在OMNET++仿真器中仿真两个源节点和两个分发节点交替工作的简单例子,能让学习者快速了解OMNET++开发环境和仿真方法,属于入门级应用。OMNET++4.0rcl中测试通过。
上传时间: 2017-04-01
上传用户:源码3
posix:tmr 间隔定时测试程序,实现100ms定时器三秒按键!
上传时间: 2014-08-12
上传用户:l254587896
为减少测试数据存储量,提出一种有效的新型测试数据压缩编码———PTIDR 编码,并构建了基于该编码的 压缩P解压缩方案1 PTIDR 编码能够取得比FDR ,EFDR , Alternating FDR 等编码更高的压缩率,其解码器也较简单、 易实现,且能有效地降低硬件开销1 与Selective Huffman , CDCR 编码相比,PTIDR 编码能够得到较高的压缩率面积 开销比1 特别地,在差分测试集中0 的概率满足p ≥017610 时,PTIDR 编码能取得比FDR 编码更高的压缩率,从而 降低芯片测试成本1
标签: PTIDR Alternating EFDR 编码
上传时间: 2013-12-02
上传用户:yyyyyyyyyy
在 MAX+PLUS II开发环境下采用 VHDL语言 设计并实现了电表抄表器 讨论了系统的四个 组成模块的设计和 VHDL 的实现 每个模块采用 RTL 级描述 整体的生成采用图形输入法 通过波形仿真 下载芯片测试 完成了抄表器的功能
上传时间: 2013-12-26
上传用户:myworkpost
定时器,使用可以让你所写的文字或图像移动,可以做一个简单的测试。
上传时间: 2017-04-29
上传用户:woshini123456
一位全加器,VERILOG实现,包括测试文件,测试可用,欢迎下载,共同学习
标签: 全加器
上传时间: 2013-12-24
上传用户:410805624