流水线ADC的行为级仿真
行为级仿真是提高流水线(Pipeline)ADC设计效率的重要手段。建立精确的行为级模型是进行行为级仿真的关键。本文采用基于电路宏模型技术的运算放大器模型,构建了流水线ADC的行为级模型并进行仿真。为验证提出模型的精度,以一个7位流水线ADC为例,分别进行了电路级与行为级的仿真,并做了对比。结果表明...
行为级仿真是提高流水线(Pipeline)ADC设计效率的重要手段。建立精确的行为级模型是进行行为级仿真的关键。本文采用基于电路宏模型技术的运算放大器模型,构建了流水线ADC的行为级模型并进行仿真。为验证提出模型的精度,以一个7位流水线ADC为例,分别进行了电路级与行为级的仿真,并做了对比。结果表明...
22位流水线加法器,altera公司仿真坏境可用。...
一种流水线CPU的verilog源代码,里面有各个模块的源代码,希望对大家有帮助...
4级流水线加法器设计,适用于高性能计算场景,代码经过多个硬件项目验证,可直接用于生产环境的FPGA实现。支持高速数据处理,降低延迟,提升运算效率。...
目前对于需要5 MSPS至10 MSPS以上采样速率的应用,流水线式分级ADC架构占优势。尽管Flash(全并行)架构(参见教程MT-020)在上世纪80年代和90年代早期主导8位视频IC ADC市场,但现代应用中流水线式架构已大面积取代Flash ADC。...