虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

正弦振荡器

  • Audio100的测音软件

    Audio100 audio tester是短歌行网站(WWW.AUDIO100.COM)开发的音频信号发生器软件,提供了35种不同频率的正弦波信号,也提供了3组粉红噪音信号和一组20Hz-20kHz的扫频信号,所有信号的幅度为-20dB。Audio100 audio tester中的波形信号全部从专业音频信号发生仪器采样,所产生波形的频率极为准确,失真度也极小,并且提供了专业的音频测试信号说明。在1.0以前的版本均为测试版本,在以后的版本中将加入更多频率的正弦波和不同频率的方波、三角波等波形信号,成为一个具有专业品质的软信号发生器。

    标签: Audio 100 测音 软件

    上传时间: 2013-10-18

    上传用户:半熟1994

  • 基于FPGA的DDS波形信号发生器的设计

    设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。

    标签: FPGA DDS 波形 信号发生器

    上传时间: 2013-12-18

    上传用户:kz_zank

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-11-03

    上传用户:w50403

  • 基于FPGA的DDS杂散分析及抑制方法

    首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的幅度量化杂散,利用FPGA时钟频率可调的特点,重点提出了基于FPGA实现的DDS正弦信号发生器的两种改进方法,经过MATLAB仿真验证,改进方法较好的抑制了幅度量化杂散,减小了误差。

    标签: FPGA DDS 杂散分析

    上传时间: 2013-11-21

    上传用户:himbly

  • 基于Altera 28nm FPGA的100-Gbit OTN复用转发器解决方案

      100-Gb光传送网(OTN)复用转发器   a. 提供连续数据范围在600 Mbps到14.1 Gbps之间的串行收发器,通过使用方便的部分重新配置功能支持多标准客户侧接口;   b. 44个独立发送时钟域,提高了时钟灵活性;   c. 收发器集成电信号散射补偿(EDC)功能,可直接驱动光模块(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收发器;   e. 替代外部压控晶体振荡器(VCXO)的高级fPLL。

    标签: Altera FPGA Gbit 100

    上传时间: 2013-11-10

    上传用户:pzw421125

  • 基于Stellaris M3的无刷直流电机控制系统

    本系统是基于LM3S8971实现了通过Ethernet或者CAN总线来控制无刷直流电机,可以实现无刷直流电机有方波传感器和方波无传感器运行,同时支持有传感器正弦波运行。

    标签: Stellaris 无刷直流电机 控制系统

    上传时间: 2013-11-14

    上传用户:行旅的喵

  • FPGA+DDS实现数控信号源的设计

    该信号源可输出正弦波、方波和三角波,输出信号的频率以数控方式调节,幅度连续可调。与传统信号源相比,该信号源具有波形质量好、精度高、设计方案简洁、易于实现、便于扩展与维护的特点。

    标签: FPGA DDS 数控 信号源

    上传时间: 2013-10-17

    上传用户:asaqq

  • 基于FPGA的恒温晶振频率校准系统的设计

    为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。

    标签: FPGA 恒温晶振 频率校准

    上传时间: 2013-11-17

    上传用户:www240697738

  • proe关系式大全

    用了还是没用上的,大家都来看看啊,呵呵,希望对你会有所帮助   cos()余弦tan()正切sin()正弦sqrt()平方根 asin()反正弦acos()反余弦atan()反正切sinh()双曲线正弦 cosh()双曲线余弦tanh()双曲线正切 注释:所有三角函数都使用单位度。   log()以10为底的对数ln()自然对数 exp()e的幂abs()绝对值   ceil()不小于其值的最小整数 floor()不超过其值的最大整数 可以给函数ceil和floor加一个可选的自变量,用它指定要圆整的小数位数。带有圆整参数的这些函数的语法是: ceil(parameter_name或number,number_of_dec_places) floor(parameter_name或number,number_of_dec_places) 其中number_of_dec_places是可选值: 1、可以被表示为一个数或一个使用者自定义参数。如果该参数值是一个实数,则被截尾成为一个整数。 2、它的最大值是8。如果超过8,则不会舍入要舍入的数(第一个自变量),并使用其初值。 3、如果不指定它,则功能同前期版本一样。   使用不指定小数部分位数的ceil和floor函数,其举例如下: ceil(10.2)值为11 floor(10.2)值为11   使用指定小数部分位数的ceil和floor函数,其举例如下: ceil(10.255,2)等于10.26 ceil(10.255,0)等于11[与ceil(10.255)相同] floor(10.255,1)等于10.2 floor(10.255,2)等于10.26

    标签: proe

    上传时间: 2013-10-20

    上传用户:sevenbestfei

  • 一种用EPROM实现的天线方位比较电路

    本文介绍了实现天线方位码可停在任意角度的实际电路设计,该设计采用数值大小比较器比较模拟天线方位与EPROM全译码送出的二进制数据(即利用拨码开关设定的数据作为控制输入的角度)。当需要比较的数据达到一致时,便控制了模拟天线即555振荡器脉冲到分频计数器的输入,分频计数器停止计数,天线停在拨码开关设定的角度,这里实际电路角度控制精确度为1度,如果需要提高精确度,只是增加位数,基本方法不变。

    标签: EPROM 天线 比较电路

    上传时间: 2014-07-25

    上传用户:digacha