4bit ALU(运算逻辑单元)的设计 给出了此次设计alu的输入输出结构及相应的位数。其中C0是一位的进位输入,A和B分别是4位的数据输入,S0、S1、M分别为一位的功能选择输入信号;Cout是一位的进位输出,F是4为的运算结果输出。
上传时间: 2013-12-09
上传用户:sevenbestfei
程序补充说明:对于时序逻辑,即always模块的敏感表为沿敏感信号(多为时钟或复位的正沿或负沿),统一使用非阻塞赋值“<=”
上传时间: 2013-12-11
上传用户:朗朗乾坤
花蝴蝶,利用HCM分群,模糊分群,hard-C mean
上传时间: 2014-01-05
上传用户:hoperingcong
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是正常的起始位,然后在每隔16 个CLK16 时钟周期采样接收数据,移位输入接收移位寄存器rsr,最后输出数据dout。还要输出一个数据接收标志信号标志数据接收完。 波特率发生器 --- UART 的接收和发送是按照相同的波特率进行收发的。波特率发生器产生的时钟频率不是波特率时钟频率,而是波特率时钟频率的16 倍,目的是为在接收时进行精确地采样,以提出异步的串行数据。 --- 根据给定的晶振时钟和要求的波特率算出波特率分频数。
上传时间: 2014-01-25
上传用户:xsnjzljj
四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。
上传时间: 2013-12-22
上传用户:maizezhen
本代码可做为可编程逻辑器件ATF16V8B参考的例子,实现了各种 与或非逻辑
上传时间: 2014-01-01
上传用户:z754970244
关于模糊c-均值算法改进及其对卫星遥感数据聚类的对比,文章对模糊c-均值算法提出一改进意见,并通过实践证明。
上传时间: 2016-07-17
上传用户:lepoke
模糊PID控制 温度控制 源代码 PID算法 控制程序 控制规则
上传时间: 2014-11-16
上传用户:cccole0605
一种改进的模糊C均值算法,英文,但解释较详细。
上传时间: 2016-07-17
上传用户:mhp0114
逻辑加密卡SLE4442的操作C51函数,包含复位响应、密码比较、读写等操作。
上传时间: 2016-07-18
上传用户:ainimao