虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

模糊模型

用模糊数学语言描述客观事物的某些特征和内在联系而建立的模型。
  • ibis模型理解说明

    IBIS 模型在做类似板级SI 仿真得到广泛应用。在做仿真的初级阶段,经常对于ibis 模型的描述有些疑问,只知道把模型拿来转换为软件所支持的格式或者直接使用,而对于IBIS 模型里面的数据描述什么都不算很明白,因此下面的一些描述是整理出来的一点对于ibis 的基本理解。在此引用很多presention来描述ibis 内容(有的照抄过来,阿弥陀佛,不要说抄袭,只不过习惯信手拈来说明一些问题),仅此向如muranyi 等ibis 先驱者致敬。本文难免有些错误或者考虑不周,随时欢迎进行讨论并对其进行修改!IBIS 模型的一些基本概念IBIS 这个词是Input/Output buffer information specification 的缩写。本文是基于IBIS ver3.2 所撰写出来(www.eigroup.org/IBIS/可下载到各种版本spec),ver4.2增加很多新特性,由于在目前设计中没用到不予以讨论。。。在业界经常会把spice 模型描述为transistor model 是因为它描述很多电路细节问题。而把ibis 模型描述为behavioral model 是因为它并不象spice 模型那样描述电路的构成,IBIS 模型描述的只不过是电路的一种外在表现,象个黑匣子一样,输入什么然后就得到输出结果,而不需要了解里面驱动或者接收的电路构成。因此有所谓的garbage in, garbage out,ibis 模型的仿真精度依赖于模型的准确度以及考虑的worse case,因此无论你的模型如何精确而考虑的worse case 不周全或者你考虑的worse case 如何周全而模型不精确,都是得不到较好的仿真精度。

    标签: ibis 模型

    上传时间: 2013-10-16

    上传用户:zhouli

  • mutisim仿真模型器件建立

    mutisim仿真模型器件建立

    标签: mutisim 仿真模型 器件

    上传时间: 2013-10-12

    上传用户:894898248

  • 2010 MATLAB及控制系统仿真_控制系统模型及转换

    MATLAB及控制系统仿真_控制系统模型及转换

    标签: MATLAB 2010 控制系统 仿真

    上传时间: 2013-12-26

    上传用户:china97wan

  • mutisim仿真模型器件建立

    mutisim仿真模型器件建立

    标签: mutisim 仿真模型 器件

    上传时间: 2013-10-21

    上传用户:qoovoop

  • 2010 MATLAB及控制系统仿真_控制系统模型及转换

    MATLAB及控制系统仿真_控制系统模型及转换

    标签: MATLAB 2010 控制系统 仿真

    上传时间: 2014-12-31

    上传用户:sjyy1001

  • 基于布隆过滤器的字符串模糊匹配算法的FPGA实现

     深度包检测技术通过对数据包内容的深入扫描和检测,能够有效识别出隐藏在数据包有效载荷内的非法数据,但该技术存在功耗非常大的缺点。针对该问题,提出了采用Bloom Filter(布隆过滤器)进行字符串模糊匹配方式,利用Bloom Filter将信息流中大部分正常流量过滤掉,从而减轻了后端的字符串精确匹配的压力,降低了系统功耗,大大提高了处理速度。

    标签: FPGA 过滤器 字符串 模糊匹配

    上传时间: 2013-11-11

    上传用户:英雄

  • 基于FPGA的温度模糊控制器的实现

    在FPGA平台上实现了一种温度模糊控制器,首先对模糊控制系统的思想和工作原理进行了分析,然后使用Quartus ii和modelsim对整个系统进行设计和仿真,最后在FPGA中实现。结果表明,该模糊控制系统设计可行,并可应用到工业控制中。

    标签: FPGA 温度 模糊控制器

    上传时间: 2013-10-18

    上传用户:zhouli

  • 静态时序分析基本原理和时序分析模型

    01_静态时序分析基本原理和时序分析模型

    标签: 静态时序分析 时序分析 模型

    上传时间: 2013-10-17

    上传用户:lvchengogo

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2014-12-04

    上传用户:cppersonal

  • 基于量子流体动力学模型的半导体器件模拟

    基于量子流体动力学模型,自主编制程序开发了半导体器件仿真软件。其中包括快速、准确数值离散方法和准确的物理模型。基于对同一个si双极晶体管的模拟,与商用软件有近似的仿真结果。表明量子流体动力学模型具有可行性,同时也表明数值算法和物理模型的正确性。

    标签: 量子 流体 动力学模型 半导体器件

    上传时间: 2013-10-08

    上传用户:fanxiaoqie