随着软开关技术和并联均流技术的发展,高性能的大功率高频开关电源的研究与开发已成为电力电子领域的重要研究方向。针对大功率电源在性能、重量、体积、效率和可靠性方面的要求,本文主要对高效率的开关电源主电路结构和并联均流控制技术进行研究,并研制出一种基于LLC谐振的交流电力机车智能控制充电机系统。交流传动电力机车对其所用的大功率蓄电池充电机的工作效率要求达到90%以上,这是采用硬开关技术的开关电源难以达到的。根据这种开关电源功率大、效率要求高的特点,充电机主电路采用了LLC谐振全桥电路的结构。选取谐振元件参数是设计LLC谐振全桥电路的重点和难点,本文通过建立LLC全桥谐振变换器的线性等效模型,详细分析了LLC谐振全桥的频率、短路和空载特性,提出一套完整的LLC谐振全桥电路结构的参数设计方法。本充电机最大输出电流为150A,为此设计采用了5个30A电源模块并联供电的模式。论文依据设计要求选取LLC谐振全桥电路的元件参数,利用 SABER仿真验证了参数的正确性:并完成了整个电源模块主电路其它器件的参数选择;控制电路采用通用PWM调制芯片SG2525实现PFM调频控制。实现了电源模块的高频ZVS(零电压开关)软开关,有效地提高了电源模块的转换效率,减小了单模块的体积。通过对几种常用的负载均流方法进行研究和电路分析,根据主从均流控制的特点,采用CAN总线实现主从均流法,数字均流的采用提高了系统的抗干扰能力;设计了监控模块对各电源模块和整体输出进行监控;通过CAN总线接口和人机接口的设计,提高了电源系统的智能化和可操作性。实现了多个电源模块并联供电的模式最后给出了电源模块的实验结果和电源系统并联运行的测量数据,实验证明了理论分析的正确性和设计方法的合理性。
上传时间: 2022-04-04
上传用户:
LTspice1.变压器仿真的简单步骤:A.为每个变压器绕组绘制一个电感器B.采用一个互感(K)描述语句通过一条SPICE指令对其实施耦合:K1L1L21K语句的最后一项是耦合系数,其变化范围介于0和1之间,1代表没有漏电感。对于实际电路,建议您采用耦合系数=l作为起点。每个变压器只需要一个K语句;LTspice为一个变压器内部的所有电感器应用了单一耦合系数。下面所列是上述语句的等效语句:K1L1L21K2L2L31K3LlL31C.采用“移动”(F7)、“旋转”(Ctrl+R)和“镜像”(Ctrl+E)命令来调节电感器位置以与变压器的极性相匹配。添加K语句可显示所含电感器的调相点。D.LTspice采用个别组件值(在本场合中为个别电感器的电感)而非变压器的匝数比进行变压器的仿真。电感比与匝数比的对应关系如下:
标签: ltspice
上传时间: 2022-06-24
上传用户:
CPU:MSP430系列单片机的CPU和通用微处理器基本相同,只是在设计上采用了面向控制的结构和指令系统。MSP430的内核CPU结构是按照精简指令集和高透明的宗旨而设计的,使用的指令有硬件执行的内核指令和基于现有硬件结构的仿真指令。这样可以提高指令执行速度和效率,增强了MSP430的实时处理能力。存储器:存储程序、数据以及外围模块的运行控制信息。有程序存储器和数据存储器。对程序存储器访问总是以字形式取得代码,而对数据可以用字或字节方式访问。其中MSP430各系列单片机的程序存储器有ROM、OTP、EPROM和FLASH型。外围模块:经过MAB、MDB、中断服务及请求线与CPU相连。MSP430不同系列产品所包含外围模块的种类及数目可能不同。它们分别是以下一些外围模块的组合:时钟模块、看门狗、定时器A、定时器B、比较器A、串口0、1、硬件乘法器、液晶驱动器、模数转换、数模转换、端口、基本定时器、DMA控制器等。
上传时间: 2022-07-28
上传用户:slq1234567890
VIP专区-嵌入式/单片机编程源码精选合集系列(32)资源包含以下内容:1. 无线音频电话(gprs).2. 经典的psos编程实例源码.3. 嵌入式系统文件管理部分.4. lwIP是瑞士计算机科学院(Swedish Institute of Computer Science)的Adam Dunkels等开发的一套用于嵌入式系统的开放源代码TCP/IP协议栈。Lwip既可.5. 非常经典的网络协议栈.6. "CAN0 CAN4 C"是CAN0和CAN4通讯的程序。用户可参照此例程设置MSCAN模块。本文件夹是为用户提供的codeworrior编程范例.7. 本文件夹是为用户提供的codeworrior编程范例.8. ucos-ii 编译器ICCAVR CPU atmega8 8M 晶振 对原作者的ucos进行了简化.9. "Port ucosii V252"是嵌入式操作系统uC/OS-II在DP256/DG128上移植的范例。提供的codeworrior编程范例.10. "SendA"通过调用监控程序.11. "printpp"是帮助用户调试的一个工具.12. This program is free software you can redistribute it and/or modify it under the terms of the GNU Ge.13. device driver for various TV and TV+FM radio tuners.14. D:MyData其它我的文章C51cp1_1 est.uv2 Project File Date: 04/02/2003.15. 一个简单的TCP IP协议栈程序.16. 校园导游系统.17. 本文档是关于boa web服务器的源程序.18. boa web服务器的主程序.19. 关于boa web服务器的配置文件.20. 嵌入式操作系统TCP/IP协议栈的socket小程序.21. 讲解嵌入式TCP/IP协议栈的编写.22. 本原代码集是对计算机图形学的编程实践.23. 关于TCP/IP的一份硕士论文.24. 这是一个在VxWorks系统实现CS网卡END驱动的原代码.25. 实现一个运行在16位数字信号处理器TMS320VC5402上的小型嵌入式TCP/IP协议栈。对TCP/IP协议中的IP协议、ARP协议、UDP协议进行分析.26. 此为讲解内存技术的文档资料.27. 我设计的数字电源的源代码 还有原理图.28. ARM MP3解码源代码1.0 有完整的项目文件.29. 基于WEB的嵌入式视频采集压缩瘦身服务器的设计与实现.30. 此文当为日本嵌入式tron的技术文档,目前在日立等公司的主流嵌入式系统还是tron.31. C++的温度控制系统,是本人在其它网站上找到的,还没有试过.32. 基于牛顿迭代法的二次规划程序.33. PCI总线与USB总线之间的数据通信的用户端应用程序(包括界面和通信).34. GIF动画解码算法.35. 一个嵌入式web server的源码。小巧好用.36. 一个桥接器87ch47仿真器的c的源程序.37. 给ARM7用的MP3程序源码.38. 给ucgui用的字库HZK12,12x12点阵的汉字库和hzk16点阵的汉字库.39. 很多人想要的LCDSLIN.c文件是给UCGUI用的驱动文件.40. 下载管理器是基于HTTP1.1而建立的,支持断点续传.采用Java Swing创建了一个简单高效的GUI界面,具有一次下载多个文件的能力..
上传时间: 2013-07-22
上传用户:eeworm
本文对直驱式变速恒频风力发电领域的关键技术从理论到仿真进行了较为全面深入的研究,在详细分析直驱式风力发电系统的特点和已有最大功率跟踪算法的基础上,确立了由梯形波永磁同步发电机、三相不可控整流桥、直流升压电路、全桥逆变器构成的并网主电路拓扑结构,提出了通过控制直流升压电路的占空比,以使风机获得最大功率的跟踪算法,同时增加速度估算控制方法,以提高系统的响应速度。 由直流升压电路中储能大电感的存在,迫使发电机的各相电流为梯形波,为了发电机输出功率平稳,减小系统的转矩脉动,则发电机的电动势最好是梯形波。梯形波永磁同步发电机发出的三相电压为梯形波,通过整流桥整流之后,获得脉动较小的整流直流电压,特别适合于大电感滤波,同时电磁转矩脉动小,系统振动噪声低。该电机可以和风力机直接耦合,适用于大型低速风力发电系统。三相不可控整流具有可靠性高,简化硬件电路;直流变换电路可将整流后的直流电压提升到逆变器所需的幅值基本恒定的直流电压,经逆变器逆变后并网。最大功率跟踪算法的提出能够使风电系统快速跟踪风速的变化,维持最佳叶尖速比,捕获最大风能。 本文还利用仿真软件MATLAB/Simulink平台搭建了仿真模块并进行了动态仿真,对所设计的最大功率跟踪算法进行仿真分析。结果表明,该算法具有较快的系统响应,速度估算器也能较快的跟踪变化的实际转速。
上传时间: 2013-04-24
上传用户:libinxny
随着能源危机日趋严重,新能源的开发与节能技术的研究日趋迫切,而新型储能元件—超级电容器的应用为能量回收开辟了一条新的道路。 作为新型储能器件,超级电容器拥有其它储能器件无法比拟的优点—充放电速度快、功率密度高、使用寿命长。但由于其额定电压很低,一般为1V~3V,因此使用时需多节串联以达到实用电压值,而电容单体参数不一致必然导致单体电压不平衡。长此以往,势必严重影响超级电容组寿命及其工作可靠性。 本文从超级电容器结构与工作原理入手,详细阐述了其各种特性,分析和比较了目前存在的各种电压均衡电路,确定了适合能量回收系统中超级电容组的电压均衡策略,提出了如下两种方法: 一种是运用飞渡电容转移能量的思想,在飞渡电容与超级电容器之间加入DC/DC变换器,对超级电容器恒流充放电,保证了电压均衡电路快速性。 针对超级电容器单体电压低造成的DC/DC变换器恒流控制困难的问题,本文采用了新型开关电源芯片LTC3425及LTC3418实现了恒流输出,仿真及试验结果验证了该方法的有效性。 另一种方法为基于变压器的电压均衡法,该方法引入全桥逆变器和高频变压器构成了一种新颖的电压均衡电路。此方法容易获得超级电容器串联组平均电压值,使得对低于平均电压值的超级电容器充电非常方便。此方法以较低成本实现了电压均衡目的,并通过仿真和试验验证了该方法的有效性。 以上两种方法均通过能量内部转移来完成电压均衡,达到了较高的均衡效率,适合用于能量回收系统中超级电容组的电压均衡。
上传时间: 2013-06-08
上传用户:KIM66
随着环境污染的恶化和能源危机问题的凸现,低污染、高节能的电动汽车的研究和应用成为当今汽车产业的发展趋势。作为电动汽车所必须的辅助设备—充电电源,其安全性、高效性及便携性是影响电动汽车广泛推广的关键因素。因此,发展高效可靠的充电电源已成为电动汽车领域的重点研究方向之一。本论文以移相全桥直流变换器为基础,系统研究了移相全桥变换器控制策略和电路拓扑中的重要问题,研制一套适用于电动汽车的充电电源。论文的主要研究工作包括: 介绍电动汽车充电电源的充电方式以及软开关全桥技术,并对蓄电池的各种充电方式进行比较。 分析了移相全桥直流变换器的基本原理,对现今的几种零电压零电流(ZVZCS)移相全桥变换的主电路拓扑比较,选择一种具有副边简单辅助电路的移相全桥作为主电路拓扑,结合所需电源的具体参数,对主电路拓扑各元件进行设计,对主电路的工作过程分析,建立了其等效电路小信号模型。利用MATLAB中的SIMULINK仿真模块对主电路进行仿真,证明了主电路参数设计的合理性。 设计了以DSP为控制核心的电源系统,实现移相全桥控制、输出电流电压调制和过流过压保护等功能,采用中断功能实现移相PWM脉冲的软件生成方法,给出了系统主程序、中断服务程序、键盘及LCD显示的程序流程图。 最后给出样机的实验结果和分析。结果表明,在任何负载下,超前臂能够较好的实现零电压开关,在小于半载的情况下,滞后臂能够较好实现零电流开关。
上传时间: 2013-05-29
上传用户:dreamboy36
介绍了基于DSP 的单相全桥逆变器数字控制系统。详细论述了利用数字信号处理器TMS320LF2407 产生SPWM 波形和实现双闭环PI 控制的算法,并给出了其实现原理及软件流程。针对同相供电
上传时间: 2013-05-19
上传用户:sammi
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
經由改變外部閘極電阻(gate resistors)或增加一個跨在汲極(drain)和源極(source)的小電容來調整MOSFET的di/dt和dv/dt,去觀察它們如何對EMI產生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個有著單組輸出+12V/4.1A及初級側MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉接器(adapter)來做傳導性及輻射性EMI測試。
上传时间: 2014-09-08
上传用户:swing