虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

核密度估计

核密度估计(kerneldensityestimation)是在概率论中用来估计未知的密度函数,属于非参数检验方法之一,由Rosenblatt(1955)和EmanuelParzen(1962)提出,又名Parzen窗(Parzenwindow)。Ruppert和Cline基于数据集密度函数聚类算法提出修订的核密度估计方法。
  • xilinx ise 7.1下 实现sparten3 basys板上基于8086FPGA软核的吃豆子游戏

    xilinx ise 7.1下 实现sparten3 basys板上基于8086FPGA软核的吃豆子游戏

    标签: sparten3 xilinx basys 8086

    上传时间: 2013-08-23

    上传用户:417313137

  • FPGA的一些常识及含IP核的VHDL设计源代码

    关于FPGA的一些常识及含IP核的VHDL设计源代码。

    标签: FPGA VHDL 常识 IP核

    上传时间: 2013-09-03

    上传用户:tsfh

  • 信噪比估计方法研究

    在QPSK调制方式下,分别研究推导了基于辅助数据的极大似然比信噪比估计算法研究、基于矩的信噪比估计算法研究以及基于高阶累积量的信噪比估计算法。通过仿真比较了信噪比估计算法的性能,着重分析比较了采用的迭代次数及数据长度等参数对算法性能的影响,最终根据算法各自的特点给出了相应的适用范围。

    标签: 信噪比 方法研究

    上传时间: 2013-10-20

    上传用户:15736969615

  • 基于周期平稳的盲信噪比估计方法

    基于对信号的周期平稳统计量的分析,提出了一种高斯白噪声信道下的盲信噪比估计方法。对信号的调制方式没有要求,也不需要发送端发送己知数据。

    标签: 周期 信噪比

    上传时间: 2013-11-07

    上传用户:hakim

  • 基于Avalon总线的8051MCU IP核的设计

    设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上完成了硬件验证。

    标签: Avalon 8051 MCU 总线

    上传时间: 2013-11-02

    上传用户:gundan

  • 基于MC8051软核的星载智能1394终端

    提出了一种星载IEEE 1394智能终端的设计方案,介绍了基于MC8051软核与Actel APA系列FPGA开发IEEE 1394总线接口的设计过程与要点,实现了灵活、小型化、易于扩展的1394总线接口。

    标签: 8051 1394 MC 软核

    上传时间: 2014-12-27

    上传用户:Aeray

  • 基于EDA技术的单片机IP核设计

    本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。

    标签: EDA 单片机 IP核

    上传时间: 2013-10-28

    上传用户:标点符号

  • Cortex-M3 技术参考手册

    Cortex-M3 技术参考手册 Cortex-M3是一个32位的核,在传统的单片机领域中,有一些不同于通用32位CPU应用的要求。谭军举例说,在工控领域,用户要求具有更快的中断速度,Cortex-M3采用了Tail-Chaining中断技术,完全基于硬件进行中断处理,最多可减少12个时钟周期数,在实际应用中可减少70%中断。   单片机的另外一个特点是调试工具非常便宜,不象ARM的仿真器动辄几千上万。针对这个特点,Cortex-M3采用了新型的单线调试(Single Wire)技术,专门拿出一个引脚来做调试,从而节约了大笔的调试工具费用。同时,Cortex-M3中还集成了大部分存储器控制器,这样工程师可以直接在MCU外连接Flash,降低了设计难度和应用障碍。   ARM Cortex-M3处理器结合了多种突破性技术,令芯片供应商提供超低费用的芯片,仅33000门的内核性能可达1.2DMIPS/MHz。该处理器还集成了许多紧耦合系统外设,令系统能满足下一代产品的控制需求。ARM公司希望Cortex-M3核的推出,能帮助单片机厂商实.  Cortex的优势应该在于低功耗、低成本、高性能3者(或2者)的结合。  Cortex如果能做到 合理的低功耗(肯定要比Arm7 & Arm9要低,但不大可能比430、PIC、AVR低) + 合理的高性能(10~50MIPS是比较可能出现的范围) + 适当的低成本(1~5$应该不会奇怪)。  简单的低成本不大可能比典型的8位MCU低。对于已经有8位MCU的厂商来说,比如Philips、Atmel、Freescale、Microchip还有ST和Silocon Lab,不大可能用Cortex来打自己的8位MCU。对于没有8位MCU的厂商来说,当然是另外一回事,但他们在国内进行推广的实力在短期内还不够。  对于已经有32位ARM的厂商来说,比如Philips、Atmel、ST,又不大可能用Cortex来打自己的Arm7/9,对他们来说,比较合理的定位把Cortex与Arm7/9错开,即<40MIPS的性能+低于Arm7的价格,当然功耗也会更低些;当然这样做的结果很可能是,断了16位MCU的后路。  对于仍然在推广16位MCU的厂商来说,比如Freescal、Microchip,处境比较尴尬,因为Cortex基本上可以完全替代16位MCU。  所以,未来的1~2年,来自新厂商的Cortex比较值得期待-包括国内的供应商;对于已有32位ARM的厂商,情况比较有趣;对于16位MCU的厂商,反应比较有意思。  关于编程模式  Cortex-M3处理器采用ARMv7-M架构,它包括所有的16位Thumb指令集和基本的32位Thumb-2指令集架构,Cortex-M3处理器不能执行ARM指令集。  Thumb-2在Thumb指令集架构(ISA)上进行了大量的改进,它与Thumb相比,具有更高的代码密度并提供16/32位指令的更高性能。  关于工作模式  Cortex-M3处理器支持2种工作模式:线程模式和处理模式。在复位时处理器进入“线程模式”,异常返回时也会进入该模式,特权和用户(非特权)模式代码能够在“线程模式”下运行。  出现异常模式时处理器进入“处理模式”,在处理模式下,所有代码都是特权访问的。  关于工作状态  Coretx-M3处理器有2种工作状态。  Thumb状态:这是16位和32位“半字对齐”的Thumb和Thumb-2指令的执行状态。  调试状态:处理器停止并进行调试,进入该状态。

    标签: Cortex-M 技术参考手册

    上传时间: 2013-12-04

    上传用户:坏坏的华仔

  • 基于EDA技术的单片机IP核设计

    本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。

    标签: EDA 单片机 IP核

    上传时间: 2013-11-14

    上传用户:qq1604324866

  • 一种基于8051核SoC引导程序的设计与实现

    引导程序的开发是系统芯片设计的重要组成部分。针对基于8051核的某控制系统芯片的具体要求,提出了一种系统芯片引导程序的设计策略。该策略思路是:当系统上电复位后,开始执行固化在系统芯片中的引导程序,并加载存储于片外串行接口Flash的用户程序到片内SRAM中;加载完成后,程序无条件跳到SRAM中执行用户程序。在分析该系统芯片组成的基础上,重点阐述了引导程序开发面临的问题、解决的思路、引导程序的具体实现及开发编译环境的配置。该方案对其它系统芯片引导程序的设计具有一定的参考价值。

    标签: 8051 SoC 引导程序

    上传时间: 2013-11-23

    上传用户:zhtzht