该软件使用网络校时服务校准你的电脑时间。
上传时间: 2016-11-16
上传用户:lzx6204
数字钟文件分 秒 时 校验 报时等各个模块,
上传时间: 2014-01-14
上传用户:netwolf
LDPC码校验节点(checknode)进行奇偶校验方程时的vhdl编程,硬件语言实现
上传时间: 2014-01-23
上传用户:气温达上千万的
功能更强大的数字时钟,有年份,月,日,时,分,秒和星期,可以调校
上传时间: 2016-11-28
上传用户:rocketrevenge
程序挺简单的 是本人在上信息管理时在代码设计做的一个学号校验
上传时间: 2016-12-27
上传用户:wyc199288
单片机串行通信时要用的CRC校验源码,带源函数,可方便移植
上传时间: 2014-01-07
上传用户:1051290259
本文应用EDA技术,基于FPGA器件设计与实现UART,并采用CRC校验。主要工作如下: 1、在异步串行通信电路部分完全用FPGA来实现。选用Xilinx公司的SpartanⅢ系列的XC3S1000来实现异步串行通信的接收、发送和接口控制功能,利用FPGA集成度比较高,具有在线可编程能力,在其完成各种功能的同时,完全可以将串行通信接口构建其中,可根据实际需求分配资源。 2、利用VerilogHDL语言非常容易掌握,功能比VHDL更强大的特点,可以在设计时不断修改程序,来适用不同规模的应用,而且采用Verilog输入法与工艺性无关,利用系统设计时对芯片的要求,施加不同的约束条件,即可设计出实际电路。 3、利用ModelSim仿真工具对程序进行功能仿真和时序仿真,以验证设计是否能获得所期望的功能,确定设计程序配置到逻辑芯片之后是否可以运行,以及程序在目标器件中的时序关系。 4、为保证数据传输的正确性,采用循环冗余校验CRC(CyclicRedundancyCheck),该编码简单,误判概率低,为了减少硬件成本,降低硬件设计的复杂度,本设计通过CRC算法软件实现。 实验结果表明,基于EDA技术的现场可编程门阵列FPGA集成度高,结构灵活,设计方法多样,开发周期短,调试方便,修改容易,采用FPGA较好地实现了串行数据的通信功能,并对数据作了一定的处理,本设计中为CRC校验。另外,可以利用FPGA的在线可编程特性,对本设计电路进行功能扩展,以满足更高的要求。
上传时间: 2013-04-24
上传用户:Altman
单片机双工通信时用到的校验方式 Ø奇偶校验原理:通过计算数据中“1”的个数是奇数还是偶数来判断数据的正确性。在被校验的数据后加一位校验位或校验字符用作校验码实现校验。 Ø校验位的生成方法 Ø奇校验:确保整个被传输的数据中“1”的个数是奇数个,即载荷数据中“1”的个数是奇数个时校验位填“0”,否则填“1”; 偶校验:确保整个被传输的数据中“1”的个数是偶数个,即载荷数据中“1”的个数是奇数个时校验位填“1”,否则填“0”
上传时间: 2013-10-16
上传用户:天诚24
CRC校验采用多项式编码方法。多项式乘除法运算过程与普通代数多项式的乘除法相同。多项式的加减法运算以2为模,加减时不进,错位,如同逻辑异或运算。
上传时间: 2015-03-17
上传用户:梧桐
「到 Petzold 的书中找找」仍然是解决 Windows 程式开发各种疑难杂症时的灵丹妙药。在第五版的《Windows 程式开发设计指南》中,作者身违背受敬重的 Windows Pioneer Award(Windows 开路先锋奖)得主,依据最新版本 Windows 作业系统,以可靠的取材资料校定这一本经典之作一再一次深入探索了 Win32 程式设计介面的根本重心。
上传时间: 2015-03-18
上传用户:frank1234