H.264/AVC是国际电信联盟与国际标准化组织/国际电工委员会联合推出的活动图像编码标准,简称H.264。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大的提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域得到广泛的应用。 本论文的研究课题是基于H.264/AVC视频编码标准的CAVLC(Context-based Adaptive Variable Length Coding,基于上下文的自适应可变长编码)编码算法研究及FPGA实现。对于变换后的熵编码,H.264/AVC支持两种编码模式:基于上下文的可变长编码(CAVLC)和基于上下文的自适应算术编码(CABAC,Context-based Adaptive BinaryArithmetic Coding)。在H.264/AVC中,尽管CAVLC算法也是采用了VLC编码,但是同以往标准不同,它所有的编码都是基于上下文进行。这种方法比传统的查单一表的方法提高了编码效率,但也增加了设计上的困难。 作者在全面学习H.264/AVC协议和深入研究CAVLC编码算法的基础上,确定了并行编码的CAVLC编码器结构框图,并总结出了影响CAVLC编码器实现的瓶颈。针对这些瓶颈,对CAVLC编码器中的各个功能模块进行了优化设计,这些优化设计包括多参考块的表格预测法、快速查找表法、算术消除法等。最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。结果表明,该CAVLC编码器各编码单元的编码速度得到了显著提高且均能满足实时通信要求,为整个CAVLC编码器的实时通信提供了良好的基础。
上传时间: 2013-06-22
上传用户:diamondsGQ
在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。
上传时间: 2013-08-03
上传用户:gdgzhym
AD636是美国AD公司生产的单片真有效值,直流转换器,可用于对交流电压的有效值进行测量.文中叙述了该芯片的内部结构、工作原理,给出了一种4量程真有效值数字电压/电平表的应用电路设计方案.
上传时间: 2013-06-08
上传用户:问题问题
本文介绍了建立抄表系统的必要性以及系统的构成,并着重分析了采集终端和集中器的设计。对相应的抄表软件系统主要功能作了详细的论述。采用此思想设计的抄表系统已经得到实际应用,且收到了很好的效果。关键
上传时间: 2013-06-05
上传用户:chenlong
数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准最佳译码更加容易。卷积码运用广泛,被ITU选入第三代移动通信系统,作为包括WCDMA,CDMA2000和TD-SCDMA在内的信道编码的标准方案。 本文研究了CDMA2000业务通道中的帧结构,对CDMA2000系统中的卷积码特性及维特比译码的性能限进行了分析,并基于MATLAB平台做了相应的译码性能仿真。我们设计了一种可用于CDMA2000通信系统的通用、高速维特比译码器。该译码器在设计上具有以下创新之处:(1)采用通用码表结构,支持可变码率;帧控制模块和频率控制器模块的设计中采用计数器、定时器等器件实现了可变帧长、可变数据速率的数据帧处理方式。(2)结合流水线结构思想,利用四个ACS模块并行运行,加快数据处理速度;在ACS模块中,将路径度量值存贮器的存储结构进行优化,防止数据读写的阻塞,缩短存储器读写时间,使译码器的处理速度更快。(3)为了防止路径度量值和幸存路径长度的溢出,提出了保护处理策略。我们还将设计结果在APEXEP20K30E芯片上进行了硬件实现。该译码器芯片具有可变的码率和帧长处理能力,可以运行于40MHZ系统时钟下,内部最高译码速度可达625kbps。本文所提出的维特比译码器硬件结构具有很强的通用性和高速性,可以方便地应用于CDMA2000移动通信系统。
上传时间: 2013-06-24
上传用户:lingduhanya
H.264/AVC是国际电信联盟与国际标准化组织/国际电工委员会联合推出的活动图像编码标准,简称H.264。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大的提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域得到广泛的应用。 本论文的研究课题是基于H.264/AVC视频编码标准的CAVLC(Context-based Adaptive Variable Length Coding,基于上下文的自适应可变长编码)编码算法研究及FPGA实现。对于变换后的熵编码,H.264/AVC支持两种编码模式:基于上下文的可变长编码(CAVLC)和基于上下文的自适应算术编码(CABAC,Context-based Adaptive BinaryArithmetic Coding)。在H.264/AVC中,尽管CAVLC算法也是采用了VLC编码,但是同以往标准不同,它所有的编码都是基于上下文进行。这种方法比传统的查单一表的方法提高了编码效率,但也增加了设计上的困难。 作者在全面学习H.264/AVC协议和深入研究CAVLC编码算法的基础上,确定了并行编码的CAVLC编码器结构框图,并总结出了影响CAVLC编码器实现的瓶颈。针对这些瓶颈,对CAVLC编码器中的各个功能模块进行了优化设计,这些优化设计包括多参考块的表格预测法、快速查找表法、算术消除法等。最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。结果表明,该CAVLC编码器各编码单元的编码速度得到了显著提高且均能满足实时通信要求,为整个CAVLC编码器的实时通信提供了良好的基础。
上传时间: 2013-06-04
上传用户:libenshu01
随着计算机和网络技术应用的扩展,电能的远程自动监测、计算与收费的方案逐步被采用,能源计量仪表的数据自动抄收及远传系统的建设成为智能化住宅的基本配置之一。 本文针对校园的学生宿舍的电表收费进行了探讨,到目前为止、按照收费方式电子式电能表可以分为:接触式和非接触式的IC卡预付费电表、复费率电表、和分时预付费的复费率电表。针对这几种电表的抄表方式也各不相同,预付费电表主要是应用IC卡充值的方法付费、而复费率的电表主要是采用人工抄表和布线抄表的方法、而分时预付费复费率的电表主要是使用IC卡充值之后,利用实时时钟在用电峰谷时对存储在电表能的金额进行扣除。文中设计的自动抄表系统可以实现对上述三种电表的抄录工作,尤其是针对校园学生宿舍等应用场所具用重要的意义。 文章提出了整体的方案设计,三级网络分别应用了无线传输和网络传输的方案,解决了远程电能计量计费系统的由集中器和采集器(采集终端)以及通信信道与抄表软件组成的部分即:集中器到抄表中心的上行信道、集中器至采集器(采集终端)或水电气表间的下行信道。在整体设计思路介绍之后,文章花主要篇幅分章节介绍了复费率电能计量仪表、基于arm和uclinux的无线收发集中控制器的软硬件,上位机的主控界面的设计。其中电能表的开发分块介绍了软硬件的各个部分,集中控制器由于嵌入了实时操作系统uclinux,着重讲述了基于操作系统的应用程序的开发,主站界面介绍了简单的测试程序。然后通过测试的结果说明了课题设计的系统实现了数据的基本采集和控制的情况,最后本文总结了研究的成果,并提出了改进的方向。
上传时间: 2013-07-04
上传用户:咔乐坞
在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。
上传时间: 2013-06-10
上传用户:01010101
转速传感器信号隔离变送器,正弦波整形 主要特性: >> 转速传感器信号直接输入,整形调理方波信号 >> 200mV峰值微弱信号的放大与整形 >> 正弦波、锯齿波信号输入,方波信号输出 >> 不改变原波形频率,响应速度快 >> 电源、信号:输入/输出 3000VDC三隔离 >> 供电电源:5V、12V、15V或24V直流单电源供电 >> 低成本、小体积,使用方便,可靠性高 >> 标准DIN35 导轨式安装 >> 尺寸:106.7x79.0x25.0mm >> 工业级温度范围: - 45 ~ + 85 ℃ 应用: >> 转速传感器信号隔离、采集及变换 >> 汽车速度测量 >> 汽车ABS防抱死制动系统 >> 转速信号放大与整形 >> 地线干扰抑制 >> 电机转速监测系统 >> 速度测量与报警 >> 信号无失真变送和传输 产品选型表: DIN11 IAP – S□ - P□ – O□ 输入信号 供电电源 输出信号 特点 代码 Power 代码 特点 代码 正负信号输入,正弦波输入 幅度峰峰值(VP-P):200mV~50V S1 24VDC P1 输出电平0-5V O1 单端信号输入, 幅度峰峰值(VP-P):5V S2 12VDC P2 输出电平0-12V O2 单端信号输入, 幅度峰峰值(VP-P):12V S3 5VDC P3 输出电平0-24V O3 单端信号输入, 幅度峰峰值(VP-P):24V S4 15VDC P4 集电极开路输出 O4 用户自定义 Su 用户自定义 Ou 产品选型举例: 例 1:输入:转速传感器,正弦波VP-P:200mV~10V;电源:24V ;输出:0-5V电平 型号:DIN11 IAP S1-P1-O1 例 2:输入:转速传感器,正弦波VP-P:200mV~10V;电源:12V ;输出:0-24V电平 型号:DIN11 IAP S1-P2-O3 例 3:输入:0-5V电平;电源:24V ;输出:0-24V电平 型号:DIN11 IAP S2-P1-O3 例 4:输入:0-5V电平;电源:12V ;输出:集电极开路输出 型号:DIN11 IAP S2-P2-O4 例 5:输入:用户自定义;电源:24V ;输出:用户自定义 型号:DIN11 IAP Su-P1-Ou
上传时间: 2013-10-22
上传用户:hebanlian
电位计讯号转换器 AT-PM1-P1-DN-ADL 1.产品说明 AT系列转换器/分配器主要设计使用于一般讯号迴路中之转换与隔离;如 4~20mA、0~10V、热电偶(Type K, J, E, T)、热电阻(Rtd-Pt100Ω)、荷重元、电位计(三線式)、电阻(二線式)及交流电压/电流等讯号,机种齐全。 此款薄型设计的转换器/分配器,除了能提供两组讯号输出(输出间隔离)或24V激发电源供传送器使用外,切换式电源亦提供了安装的便利性。上方并设计了电源、输入及输出指示灯及可插拔式接线端子方便现场施工及工作状态检视。 2.产品特点 可选择带指拨开关切换,六种常规输出信号0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切换。 双回路输出完全隔离,可选择不同信号。 设计了电源、输入及输出LED指示灯,方便现场工作状态检视。 规格选择表中可指定选购0.1%精度 17.55mm薄型35mm导轨安装。 依据CE国际标准规范设计。 3.技术规格 用途:信号转换及隔离 过载输入能力:电流:10×额定10秒 第二组输出:可选择 输入范围:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精确度: ≦±0.2% of F.S. ≦±0.1% of F.S. 侦测电压:1.6V 输入耗损: 交流电流:≤ 0.1VA; 交流电压:≤ 0.15VA 反应时间: ≤ 250msec (10%~90% of FS) 输出波紋: ≤ ±0.1% of F.S. 满量程校正范围:≤ ±10% of F.S.,2组输出可个别调整 零点校正范围:≤ ±10% of F.S.,2组输出可个别调整 隔离:AC 2.0 KV 输出1与输出2之间 隔离抗阻:DC 500V 100MΩ 工作电源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (选购规格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作湿度: 20~95% RH, 无结露 温度系数: ≤ 100PPM/ ºC (0~50 ºC) 储存温度: -10~70 ºC 保护等级: IP 42 振动测试: 1~800 Hz, 3.175 g2/Hz 外观尺寸: 94.0mm x 94.0mm x 17.5mm 外壳材质: ABS防火材料,UL94V0 安装轨道: 35mm DIN導軌 (EN50022) 重量: 250g 安全规范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用规格:AT-PM1-P1-DN-ADL 电位计讯号转换器,一组输出,输入范围:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,输出一组输出4-20mA,工作电源AC/DC20-56V
上传时间: 2013-11-05
上传用户:feitian920