用FPGA 实现基- 4FFT 算法
针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所...
针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所...
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA)...
用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的...
cadence psd14.0入门教程\r\ncadence公司是全球最大的电子设计自动化公司\r\n...
空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,...
基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到...
无线随钻测量系统中的泥浆脉冲信号受到各种噪声的干扰,需要对采集到的信号进行处理还原,以实时监测井底状况。研究了泥浆脉冲信号特征,设计了对其基于最大似然估计阈值去噪、平滑及去除基线漂移的信号...
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDA...
图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR® ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升A...
提出了一种基于gm /ID方法设计的可变增益放大器。设计基于SMIC90nmCMOS工艺模型,可变增益放大器由一个固定增益级、两个可变增益级和一个增益控制器构成。固定增益级对输入信号预放大,以增加VG...