这三个主要优点是免安装的;用过安装版的都知道,装一次matlab非常耗时!还要注册码!而这三个版本都是能够放在U盘里的,即插即用,现在的U盘一般都在2G左右,能容得下了。 版本:6.5 7.0 7.8 格式: ISO格式和exe格式; ISO格式的请直接解压缩使用。不要用镜像加载, iso格式的matlab文件如果用光盘镜像加载的话会出函数错误、运算失败等问题。 exe格式的请直接双击运行,我已用360杀毒扫描它是无毒的,请放心下载,体积1.3G ,运行速度快,不用安装。 ZIP格式的请直接解压缩使用 我放在单位的电脑上供源,我如果开机用电脑了,电驴就开机启动供源了,我不能保证24小时供源,太费电了!推荐大家开启腾讯“旋风”软件的“离线下载”免费功能,迅雷也有离线下载功能,速度贼快,能达到你的最大带宽。 ========
上传时间: 2013-06-29
上传用户:lanhuaying
SABER是美国Analogy公司开发、现由Synopsys公司经营的系统仿真软件,是一种多技术、多领域的系统仿真产品,现已成为混合信号、混合技术设计和验证工具的业界标准,可用于电子、电力电子、机电一体化、机械、光电、光学、控制等不同类型系统构成的混合系统仿真,这也是SABER的最大特点。本文为Saber软件的中文入门教程
上传时间: 2013-04-24
上传用户:kristycreasy
针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作\\\\\\\\r\\\\\\\\n数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转\\\\\\\\r\\\\\\\\n因子地址相同,且寻址方式简单 输出采取与输入相似的存储器 运算单元同时采用3 个乘法的\\\\\\\\r\\\\\\\\n复数运算算法来
上传时间: 2013-08-08
上传用户:gxrui1991
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-08-21
上传用户:sjw920325
用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线
上传时间: 2013-08-23
上传用户:q986086481
cadence psd14.0入门教程\r\ncadence公司是全球最大的电子设计自动化公司\r\n
上传时间: 2013-09-06
上传用户:caiqinlin
空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音视频同步传输,并在接收端进行同步播放显示。对该方法进行了仿真,结果表明了设计的可行性。同步前的均方根误差SPD值平均在150 ms左右,最大能达到176.1 ms。文中方法能将SPD值控制在60 ms左右,不仅能实现音视频同步传输,并且开销很小,可应用在空间多媒体通信中。
标签: 音视频
上传时间: 2013-11-21
上传用户:comer1123
基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63°。
上传时间: 2013-11-04
上传用户:xlcky
无线随钻测量系统中的泥浆脉冲信号受到各种噪声的干扰,需要对采集到的信号进行处理还原,以实时监测井底状况。研究了泥浆脉冲信号特征,设计了对其基于最大似然估计阈值去噪、平滑及去除基线漂移的信号处理方法。利用该方法进行信号处理,能较好的恢复信号的特征。
上传时间: 2013-11-08
上传用户:13160677563
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解决问题的简单方法。之后,我们将讨论在 DAC 和运算放大器之间插入一个滤波器的方法。
上传时间: 2013-10-22
上传用户:gut1234567