近年来,多电平逆变器在高压大容量电能变换中得到广泛应用,而其控制策略和电路拓扑等已成为了研究热点。相对传统的两电平逆变器,它具有效率高动态性能好,对电动机产生的谐波少,适合高压大容量等优点。但随着电平数的增加,基本控制算法越来越复杂,同时还存在中点电压不平衡等问题。将DSP数字控制技术应用于多电平逆变器不仅简化了系统的硬件控制电路,提高了系统性能,还可以实现系统的优化控制。 本文以二极管箝位式三电平逆变器为研究对象,首先介绍了三电平逆变器的拓扑结构和工作原理,对三电平逆变器的电路方程进行了深入的分析,在开关函数的基础上建立了三电平逆变器的数学模型。在此基础上,对空间电压矢量脉宽调制(SVPWM)算法进行了改进,并详细推导了该调制算法的计算公式,结合中点电位控制来确定开关矢量的作用顺序,使仿真和实现都比较容易。然后重点分析了三电平逆变器直流侧电容电压不平衡问题产生的原因,提出了一种能控制逆变器直流侧电容中点电位平衡的电压空间矢量脉宽调制方法。最后采用MATLAB仿真软件对所推导的三电平逆变器SVPWM调制算法和中点电位平衡控制方法进行了仿真分析,证明了该调制算法的正确性和可行性。
上传时间: 2013-05-20
上传用户:PresidentHuang
32位MCU开发全攻略 32位MCU开发全攻略 32位MCU开发全攻略
标签: MCU
上传时间: 2013-06-20
上传用户:LouieWu
32位MCU开发全攻略—下 32位MCU开发全攻略—下 32位MCU开发全攻略—下
标签: MCU
上传时间: 2013-05-30
上传用户:RedLeaves1995
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。
上传时间: 2013-04-24
上传用户:sz_hjbf
绕组励磁同步电机具有功率因数可调、效率高等优点,在工业大功率场合获得了广泛应用,因此研究和开发高性能的绕组励磁同步电机驱动系统具有重大的经济价值和社会效益。目前开发高性能绕组励磁同步电机驱动系统所采用的控制方案主要有两种:一种是直接转矩控制(DTFC);另一种是磁场定向矢量控制(FOC)。绕组励磁同步电机的矢量控制策略具有控制结构简单,物理概念清晰,电流、转矩波动小,转速响应迅速,易实现数字控制等优点。因此,在交流传动领域中,越来越受到学者的关注。但是,无论在国内还是国外,交直交型绕组励磁同步电机矢量控制系统的研究还缺乏全面深入的理论研究,还没有建造起矢量控制系统的理论体系构架。本文对绕组励磁同步电机矢量控制系统进行了初步的理论探讨,并进行了详细的实践研究,为以后更深入、广泛地研究此系统,打好坚实的基础。本论文主要研究内容如下: @@ 通过广泛的查找文献,对几种常见的同步电机传动系统进行了综述,分析了同步电机变频调速原理,在此基础上,讲述了无传感器技术在同步电机中的应用现状。无传感器技术主要有两大类:基于基波量的检测方法和基于外加信号的激励法。随后,对转子初始位置的估计进行了综述,其方法有:基于电机定子铁芯饱和效应的转子位置估计,高频信号注入法,基于定子绕组感应电压的估计法和基于相电感计算法等。绕组励磁同步电机转子初始位置估计的研究还很少。 @@ 对绕组励磁同步电机矢量控制的理论进行了全面深入地研究,建立起矢量控制的理论体系构架。 @@ 首先,基于磁势等效原理,将三相静止交流信号等效变换为两相旋转直流信号,将交流电机等效为直流电机进行控制。在Clarke变换和Park变换的基础上,得到凸极同步电机转子磁场定向的电压矩阵方程、功率方程和运动方程。根据上述方程,绘出dq轴的等值电路及矢量图,得到状态空间描述的dq轴数学模型。 @@ 其次,根据模型参考自适应原理,对同步电机转速进行估计。忽略同步电机d轴阻尼绕组的作用,取同步转速为零,得到同步电机αβ静止坐标系下 的数学模型。将不含有转子转速信息的方程作为参考模型,将含有转速参数的方程作为可调模型,根据波波夫超稳定性和正性原理,对转子转速进行估计。@@ 最后,根据模型参考自适应估计的转子转速,设计磁通观测器来估计转子磁通,实现磁通反馈闭环控制。磁通观测器采用降维观测器,仅对转子磁通分量进行重构,并通过极点配置算法,合理配置观测器的极点,使观测器满足系统的性能指标,达到磁通观测的目的。 @@ 新颖的空间矢量脉宽调制算法。从空间矢量的基本概念入手,深入分析了定子三相对称电压与空间电压矢量之间的关系。由三相电压源型逆变器输出电压波形得到六个有效开关状态矢量,这六个开关矢量和两个零矢量合成一组等幅不同相的电压空间矢量,去逼近圆形旋转磁场。其次,根据空间电压矢量所在的扇区,选择相邻有效开关矢量,在伏秒平衡的法则下,计算各有效开关矢量的作用时间。并且,探讨了扇区判断和扇区过渡问题,定性分析了空间矢量脉宽调制(SVPWM)的性能。最后,根据每个扇区中开关矢量作用时间,采用软件构造法,在TMS320LF2407A硬件上实现了SVPWM。实验结果表明,该算法简单易实现,能够有效的提高直流母线的电压利用率,具有在低频运行稳定,逆变器输出电流正弦度好等优点。 @@ 空间矢量过调制算法的研究。在上述线性调制的基础上,提出一种基于电压空间矢量的过调制方法。过调制区域根据调制度分成两种不同的模式,分别为模式Ⅰ(0.907
上传时间: 2013-07-25
上传用户:gaorxchina
交错并联反激变换器具有电路结构简单,控制方便等优点,并且可以实现电气隔离。但是其升压比不高,变换器中主开关管电压应力较大,且工作中开关管处于硬开关状态,限制了变换器的效率。 针对交错并联反激变换器所存在的问题,本文提出了一种新颖的基于耦合电感第三绕组实现的原边并联、副边并联隔离型软开关Boost变换器。该变换器继承了交错并联反激变换器的优点,两个并联单元互补工作,分担功率损耗,输出电压的脉动频率为主开关管的两倍。不同的是,该变换器具有较高的升压比,变换器中主开关管的电压应力较小,克服了交错并联反激变换器的问题。在软开关方面,变换器使用有源箝位软开关电路,使主开关管与箝位开关管都实现了零电压软开关动作,提高了变换器的效率与使用寿命。因此,它与交错并联反激变换器相比,更适合于低电压输入、高电压输出的应用变换场合。 在该变换器的基础上,针对变换器中输出二极管电压电流振荡较大,本文还提出了经过改进的引入输出箝位电容的变换器。输出箝位电容抑制了二极管两端电压的振荡,减小了二极管的电压应力,提高了变换器的效率。 最后,本文通过仿真与实验验证了基于耦合电感第三绕组实现的原边并联、副边并联隔离型软开关Boost变换器及其改进型变换器方案的可行性与合理性。
上传时间: 2013-05-20
上传用户:chenlong
励磁系统是电力系统控制的重要组成部分,它直接影响着发电机的运行可靠性、经济性和电力系统运行的稳定性。励磁系统性能的优化与控制策略的研究,对发电机乃至整个电力系统的安全运行具有决定性的意义。 本文针对300MW同步发电机的技术特点,全面论述了励磁系统主电路拓扑及辅助电路的工作原理。为提高励磁系统的控制精度与实时性,本文以16位DSP为控制核心,对励磁调节单元软硬件的实现进行研究,以满足发电机在不同运行工况下对励磁系统控制性能的要求。 其次,本文在详细阐述PID+PSS控制和线性最优励磁控制理论的基础上,客观分析了两种控制方式的优点与不足,综合二者的优点引出了综合励磁控制的研究方法并在微机上成功实现。通过实验发现,综合励磁控制器的性能更优越,其提高了励磁系统的控制精度,改善了机组运行的稳定性。同时针对单参量PSS存在反调的不足,进行了算法改进,给出了加速功率型PSS的数学推理与软件实现;根据机组的运行结果可知,该算法的改进不仅解决了传统PSS的反调问题,而且优化了PSS抑制低频振荡的性能。 最后,本文利用发电机park微分方程,推导了发电机起励与灭磁的数学方程。在Matlab/Simulink仿真环境下,建立了起励与灭磁的仿真模型。给出了发电机自并起励、他励起励和故障灭磁的仿真结果,并对结果进行客观地分析,得出了有用的结论。
上传时间: 2013-04-24
上传用户:SimonQQ
书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASIC=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASIC机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献
上传时间: 2013-06-15
上传用户:龙飞艇
近几年来,OFDM(Orthogonal Frequency Division Multiplexing)技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口满足IEEE 802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用突发模式,调制方式采用OFDM技术,传输速率较高且实现方便、成本低廉,已经成为首先推广应用的商业化标准。 本文主要对IEEE802.16d OFDM系统物理层进行研究,并在XILINX公司的Virtexpro II芯片上实现了基带算法。 首先讨论了OFDM基本原理及其关键技术。根据IEEE802.16d OFDM系统的物理层发送端流程搭建了基带仿真链路,利用MATLAB/SIMULINK仿真了OFDM系统在有无循环前缀(CP)、多径数目不同等情况下的性能变化。由于同步算法和信道估计算法计算量都很大,为了找到适合采用FPGA实现的算法,分析了同步误差和不同信道估计算法对接收信号的影响,并结合计算量的大小提出了一种新的联合同步算法,以及得出了LS信道估计算法最适合802.16d系统的结论。 其次,完成了基带发射机和接收机的FPGA硬件电路实现。为了使系统的时钟频率更高,采用了流水线的结构。设计中采用编写Verilog程序和使用IP核相结合的办法,实现了新的联合同步算法,并且通过简化结构,避免了信道估计算法中的繁琐除法。利用ISE9. 2i和Modelsim6.Oc软件平台对程序进行设计、综合和仿真,并将仿真结果和MATLAB软件计算结果相对比。结果表明,采用16位数据总线可达到理想的精度。 最后,采用串口通信的方式对基带系统进行了验证。通过串口通信从功能上表明该系统确实可行。 关键词:IEEE802. 16d; OFDM; 同步;信道估计;基带系统
上传时间: 2013-07-31
上传用户:1757122702
现代的计算机追求的是更快的速度、更高的数据完整性和灵活性。无论从物理性能,还是从电气性能来看,现今的并行总线都已出现了某些局限,无法提供更高的数据传输率。而SATA以其传输速率快、支持热插拔、可靠的数据传输等特点,得到各行业越来越多的支持。 目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义。 本文将SATAⅡ协议的FPGA实现划分成物理层、链路层、传输层和应用层四个模块。提出了物理层串行收/发器设计以及物理链路初始化方案。分析了链路层模块结构,给出了作为SATAⅡ链路层核心的状态机的设计。为满足SATAⅡ协议3.0Gbps的速率,采用扩大数据处理位宽的方法,设计完成了链路层的16b/20b编码模块,同时为提高数据传输可靠性和信号的稳定性,分别实现了链路层CRC校验模块和并行扰码模块。在描述协议传输层的模块结构的基础上,给出了作为传输层核心的状态机的设计,并以DMA DATA OUT命令的操作为例介绍了FIS在传输层中的处理过程。完成了命令层协议状态机的设计,并实现了SATAⅡ新增功能NCQ技术,从而使得数据传输更加有效。最后为使本设计应用更加广泛,设计了基于AHB总线的用户接口。 本设计采用Verilog HDL语言对需要实现的电路进行描述,并使用Modelsim软件仿真。仿真结果表明,本文设计的逻辑电路可靠稳定,与SATAⅡ协议定义功能一致。
上传时间: 2013-06-16
上传用户:cccole0605