虫虫首页|资源下载|资源专辑|精品软件
登录|注册

暂存

  • 三磁道磁卡读存器的设计.rar

    该系统是一款磁卡阅读存储器,根据用户要求解决了普通阅读器只能实时连接计算机,不能单独使用的问题。而且针对作为特殊用途的磁卡,要求三道磁道都记录数据,并且第三磁道记录格式与标准规定的记录格式不同时,系统配套的应用程序对其做了正确译码、显示。 @@ 整个系统包括单片机控制的阅读存储器硬件部分,和配套使用的计算机界面应用程序软件部分。其中硬件电路包括磁条译码芯片、外部存储器芯片、串口电平转换芯片等等,所有的工作过程都是由单片机控制。我们这里选用紫外线擦除的87C52单片机,电路使用的集成电路芯片都是采用SMT封装器件,极大缩小了读存器的体积,使用简单,携带方便。 @@ 磁条译码芯片采用的是中青科技有限公司出品的M3-230.LQ F/2F解码器集成电路。该IC实现了磁信号到电信号的转换。外部存储器则是使用的8K Bytes的24LC65集成芯片,扩展8片,总容量达到8×8K。 @@ MAXIM公司出品的MAX232实现了单片机TTL电平到RS232接口电平的转换,从而与计算机串口实现硬件连接。 @@ 计算机界面显示程序采用当今使用最广的面向对象编程语言Visual Basic 6.0版本(以后简称VB),并且使用VB带有的串口通信控件MScomm,通过设置其属性,使其和下位机单片机协议保持一致,进而进行正确的串口通信。关于磁道上数据记录的译码,则是通过对每条磁道上数据记录进行多次实验,认真分析,进而得到了各条磁道各自的编码规则,按照其规则对其译码显示。这部分程序也是通过VB编程语言实现的。另外,计算机应用程序部分还实现了对下位机读存器的擦除控制。 @@关键词:磁卡,阅读存储器,单片机,串口通信,track3数据译码

    标签: 磁道 磁卡

    上传时间: 2013-08-05

    上传用户:黄华强

  • 基于ARM的嵌入式闪存文件系统与FLASH驱动的研究与实践

    本文以一个PDA项目为依托,在项目中,主要是开发该设备的软件。其工作包括:上层应用程序的开发、引导程序的编写、Linux操作系统的移植和各种外设驱动程序的编写以及文件系统的改进。 本文首先分析了Linux操作系统的虚拟文件系统、高速缓冲区、MTD以及驱动程序模块。接着,本文分析了JFFS2文件系统的不足,以及在大容量闪存设备中挂载速度过慢的原因。然后,本文结合JFFS2文件系统在开发过程中所出现的各种问题,以及在大容量闪存芯片上进行挂载时的性能要求,对JFFS2文件系统作了一些实际的改进。文中的创新性贡献包括以下几个方面: (1)在扫描一个擦除块之前,首先把擦除块中的所有内容读进内存。然后,在内存中进行所有的判断操作以及拷贝,这样就可以减少I/O操作。另外,由于所有的拷贝操作都在内存中进行,所以挂载速度就可以有所提升。 (2)通过加入“空闲区域管理节点”对闪存中的空闲区域进行管理。这样,在扫描的过程中,一旦发现该节点就可以跳过它所描述的空闲区域,从而加快挂载的速度。 (3)在扫描的阶段中对有效数据实体进行硬链接数的计算,因此,临时目录节点就不需要创建了,这样也免除了临时目录的删除步骤,所以对挂载速度也有明显的提高。 最后,基于以上的研究与改进,结合本项目的实际要求,对大容量闪存设备的JFFS2文件系统的挂载过程进行了改进的实践。

    标签: FLASH ARM 嵌入式闪存 实践

    上传时间: 2013-07-25

    上传用户:damozhi

  • 基于ARM核嵌入式系统的AES算法优化

    本文从AES的算法原理和基于ARM核嵌入式系统的开发着手,研究了AES算法的设计原则、数学知识、整体结构、算法描述以及AES存住的优点利局限性。 针对ARM核的体系结构及特点,对AES算法进行了优化设计,提出了从AES算法本身和其结构两个方面进行优化的方法,在算法本身优化方面是把加密模块中的字节替换运算、列混合运算和解密模块中的逆列混合运算中原来的复杂的运算分别转换为简单的循环移位、乘和异或运算。在算法结构优化方面是在输入输山接口上采用了4个32位的寄存器对128bits数据进行了并行输入并行输出的优化设计;在密钥扩展上的优化设计是采用内部扩展,即在进行每一轮的运算过程的同时算出下一轮的密钥,并把下一轮的密钥暂存在SRAM里,使得密钥扩展与加/解密运算并行执行;加密和解密优化设计是将轮函数查表操作中的四个操作表查询工作合并成一个操作表查询工作,同时为了使加密代码在解密代码中可重用,节省硬件资源,在解密过程中采用了与加密相一致的过程顺序。 根据上述的优化设计,基于ARM核嵌入式系统的ADS开发环境,提出了AES实现的软硬件方案、AES加密模块和解密模块的实现方案以及测试方案,总结了基于ARM下的高效编程技巧及混合接口规则,在集成开发环境下对算法进行了实现,分别得出了初始密钥为128bits、192bits和256bits下的加密与解密的结果,并得剑了正确验证。在性能测试的过程中应用编译器的优化选项和其它优化技巧优化了算法,使算法具有较高的加密速度。

    标签: ARM AES 嵌入式系统 算法优化

    上传时间: 2013-04-24

    上传用户:liansi

  • 基于DSP的暂态能量法选线系统

    ·摘要:  本文针对中压电网中经常发生的单相接地故障,介绍了基于暂态能量判据对故障支路的选线方法.根据原理设计出以DSP为核心的硬件平台,并叙述了在此平台上暂态能量法的软件实现. 

    标签: DSP 能量

    上传时间: 2013-05-28

    上传用户:ahljj

  • STM32F10x闪存编程手册

    STM32F10x闪存编程手册(2009年6月第6版)

    标签: STM 10x 32F F10

    上传时间: 2013-07-15

    上传用户:2007yqing

  • 锁存器和触发器知识

    锁存器和触发器原理

    标签: 锁存器 触发器

    上传时间: 2013-12-30

    上传用户:chenbhdt

  • 74HC573锁存器与74HC373

    74HC573锁存器与74HC373

    标签: 74 HC 573 373

    上传时间: 2013-11-12

    上传用户:小宝爱考拉

  • 如何对STM8S的闪存存储器和数据EEPROM编程

    如何对STM8S的闪存存储器和数据EEPROM编程

    标签: EEPROM STM8S 闪存 存储器

    上传时间: 2014-12-24

    上传用户:jennyzai

  • 采用纳瓦技术的8/14引脚闪存8位CMOS单片机 PIC12

    采用纳瓦技术的8/14引脚闪存8位CMOS单片机 PIC12F635/PIC16F636/639数据手册 目录1.0 器件概述 2.0 存储器构成3.0 时钟源4.0 I/O 端口 5.0 Timer0 模块6.0 具备门控功能的Timer1 模块 7.0 比较器模块8.0 可编程低压检测(PLVD)模块9.0 数据EEPROM 存储器10.0 KeeLoq® 兼容加密模块 11.0 模拟前端(AFE)功能说明 (仅限PIC16F639)12.0 CPU 的特殊功能13.0 指令集概述14.0 开发支持15.0 电气特性16.0 DC 和AC 特性图表17.0 封装信息Microchip 网站变更通知客户服务客户支持读者反馈表 附录A: 数据手册版本历史产品标识体系全球销售及服务网点

    标签: CMOS PIC 14 12

    上传时间: 2013-11-17

    上传用户:qlpqlq

  • 6引脚8位闪存单片机 PIC10F200/202/204/2

    6引脚8位闪存单片机 PIC10F200/202/204/206数据手册 目录1.0 器件概述2.0 PIC10F200/202/204/206 器件种类3.0 架构概述4.0 存储器构成5.0 I/O 端口6.0 Timer0 模块和TMR0 寄存器(PIC10F200/202)7.0 Timer0 模块和TMR0 寄存器(PIC10F204/206)8.0 比较器模块9.0 CPU 的特性10.0 指令集汇总11.0 开发支持  12.0 电气规范  13.0 DC 及AC 特性图表14.0 封装信息  索引 客户支持 变更通知客户服务 读者反馈表  产品标识体系

    标签: 200 202 204 PIC

    上传时间: 2013-10-09

    上传用户:chenhr