本分布式小区智能网络模型采用符合现场总线(Fieldbus)要求 的CAN技术,以带CAN总线端口的主控机和单元控制器CAN端接口构成的 CAN网络层,下层为由带RS485端口的住户采集器和单元控制器RS485端 接口构成了RS485网络层,向上则利用PC机连接CAN网络层,作为智能 化小区管理中心,从而基本实现智能小区管理、控制、报警、信息采 集和自我检测的功能。 本文从智能小区、现场总线、CAN技术到“CAN+RS485”双底层网 络模型的软、硬件研究,较为详细的介绍了其设计、调试运行和期间 各种问题的解决。
上传时间: 2015-12-05
上传用户:Altman
1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现,汉诺塔的破解很简单,就是按照移动规则向一个方向移动金片: 如3阶汉诺塔的移动:A→C,A→B,C→B,A→C,B→A,B→C,A→C 此外,汉诺塔问题也是程序设计中的经典递归问题
上传时间: 2016-07-25
上传用户:gxrui1991
溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void) { int a=73,b=85,c=66 { if (a>=90) printf("a=A等級!!\n") else if (a>=80) printf("73分=B等級!!\n") else if (a>=70) printf("73分=C等級!!\n") else if (a>=60) printf("73分=D等級!!\n") else if (a<60) printf("73分=E等級!!\n") } { if (b>=90) printf("b=A等級!!\n") else if (b>=80) printf("85分=B等級!!\n") else if (b>=70) printf("85分=C等級!!\n") else if (b>=60) printf("85分=D等級!!\n") else if (b<60) printf("85分=E等級!!\n") } { if (c>=90) printf("c=A等級!!\n") else if (c>=80) printf("66分=B等級!!\n") else if (c>=70) printf("66分=C等級!!\n") else if (c>=60) printf("66分=D等級!!\n") else if (c<60) printf("66分=E等級!!\n") } system("pause") return 0 }
上传时间: 2014-11-10
上传用户:wpwpwlxwlx
溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void) { int a=73,b=85,c=66 { if (a>=90) printf("a=A等級!!\n") else if (a>=80) printf("73分=B等級!!\n") else if (a>=70) printf("73分=C等級!!\n") else if (a>=60) printf("73分=D等級!!\n") else if (a<60) printf("73分=E等級!!\n") } { if (b>=90) printf("b=A等級!!\n") else if (b>=80) printf("85分=B等級!!\n") else if (b>=70) printf("85分=C等級!!\n") else if (b>=60) printf("85分=D等級!!\n") else if (b<60) printf("85分=E等級!!\n") } { if (c>=90) printf("c=A等級!!\n") else if (c>=80) printf("66分=B等級!!\n") else if (c>=70) printf("66分=C等級!!\n") else if (c>=60) printf("66分=D等級!!\n") else if (c<60) printf("66分=E等級!!\n") } system("pause") return 0 }
上传时间: 2013-12-12
上传用户:亚亚娟娟123
给定两个集合A、B,集合内的任一元素x满足1 ≤ x ≤ 109,并且每个集合的元素个数不大于105。我们希望求出A、B之间的关系。 任 务 :给定两个集合的描述,判断它们满足下列关系的哪一种: A是B的一个真子集,输出“A is a proper subset of B” B是A的一个真子集,输出“B is a proper subset of A” A和B是同一个集合,输出“A equals B” A和B的交集为空,输出“A and B are disjoint” 上述情况都不是,输出“I m confused!”
标签:
上传时间: 2017-03-15
上传用户:yulg
1. 研究内容设计的主要内容包括:(1)指纹采集器采集指纹;(2)用STM32实现系统控制;(3)用按键对采集到的指纹增加和删除指纹;(4)在TFT LCD液晶屏上显示图像;2.系统总体设计方案控制器硬件电路总体框图如图1所示。本系统由微控制芯片,指纹采集模块,数据显示电路,按键电路和电源电路组成。电源上电后,通过指纹采集电路采集指纹。按键电路可以通过按键来增加指纹和删除指纹,这部分具有断电不丢失指纹数据的功能。本设计首先需要STM32这样的智能器件,本文所要实现的功能主要包括,指纹的识别、指纹的对比、指纹的输入。指纹模块作为本设计的核心,液晶显示屏是人机交互的载体。只有通过液晶显示屏,才能真真的知道指纹识别的过程和结果。STM32作为主控芯片,接收按键输入的指令,并且总体控制指纹模块工作的整个过程,并将结果实时和操作的过程实时的显示在液晶显示器上面。
上传时间: 2022-07-01
上传用户:
嵌入式智能锁控制方案系统V1.3版智能锁方案是新一代集“指纹/密码/刷卡/遥控/手机APP远程”五大控制单元集一体的嵌入式智能单片机C语言程序电路控制系统,并具有门锁状态检测功能,并集成独立智能门铃电路控制功能。目前我们的方案主要应用于智能指纹锁、指纹控制门禁系统、指纹智能管险柜等领域。嵌入式智能锁控制方案系统V1.3版系统配备OLED显示屏、时尚触摸键盘、真人语音提示操作信息指引,使用户的操作更智能更简单、更人性化,无需操作说明书既可根据语音+显示指引进行操作设置。嵌入式智能锁控制方案系统V1.3版系统主要如有如下特性:1)智能---真人中英文语音+显示引导操作,管理员与普通用户的权限管理区分。2)安全---防偷窥输入设计虚位密码功能,让整个系统与用户交互很简易和安全。3)贴心---具有门锁状态检测功能可:钥匙开门、反锁、门未关、防拆、蓄意验证试探报警等检测功能。增加门铃功能,可以多曲目选择不同的门铃声,并可以在系统内选择开启或关闭门铃,也可以在系统内选择和关闭检测功能,让系统更人性化。4)精准---与国内外多家顶级主自研发生产的指纹采集器公司对接,使指纹识别的安全,速率,纠错特性发挥到更加安全及高效率。5)高速---从唤醒到比对成功1比N只需要320毫秒.待机感应上电,智能唤醒系统及无操作自动休眠。6)耐用---采用多级ESD放电防护处理,器件设计选型上都采用工业级应用,防水、防尘工艺处理,高低温寿命老化测试-40---+75度,>10万次开锁次数7)省电---功能功率小于138毫安,静态功率小于26~65微安,普通咸性电池使用续航9—12个月。8)灵活---方案已经与多家主流外设厂商对接,如:指纹读头、OLED等,让使用方案厂商更灵活选择合适供应商同时也降低缺货风险。
标签: 智能锁
上传时间: 2022-07-23
上传用户:
本课题完成了基于FPGA的数据采集器以及IIC总线的模数转换器部分、通讯部分的电路设计。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位软处理器MicroBlaze;ⅡC总线的模数转换采用Microchip公司的MCP3221芯片,通讯部分则在FPGA片内用VHDL语言实现。通过上述设计实现了“准单片化”的模拟量和数字量的数据采集和处理。 所设计的数据采集器可以和结构类似的上位机通讯,本课题完成了在上位机中用VHDL语言实现的通信电路模块。通过上述两部分工作,将微处理器、数据存储器、程序存储器等数字逻辑电路均集成在同一个FPGA内部,形成一个可编程的片上系统。FPGA片外仅为模拟器件和开关量驱动芯片。FPGA内部的硬件电路采用VHDL语言编写;MCU软核工作所需要的程序采用C语言编写。多台数据采集器与服务器构成数据采集系统。服务器端软件用VB开发,既可以将实时采集的数据以数字方式显示,也可以用更加直观的曲线方式显示。 由于数据采集器是所有自控类系统所必需的电路模块,所以一个通用的片上系统设计可以解决各类系统的应用问题,达到“设计复用”(DesignReuse)的目的。采用基于FPGA的SOPC设计的更加突出的优点是不必更换芯片就可以实现设计的改进和升级,同时也可以降低成本和提高可靠性。
上传时间: 2013-07-12
上传用户:a155166
对温度、湿度、压力等数据的采集在很多工农业生产中都普遍存在着。目前大部分的数据采集系统使用8位单片机作为控制器,由于单片机自身功能的限制,它的采样速率,数据采集的方式等均受到一定的限制,而且它没有自己的操作系统,可视性和可操作性相对比较差。因此,研究一种新型的、具有高速的采样速率、多样化的数据采集方式以及操作性非常强的数据采集系统非常的有必要。 本论文采用三星公司的ARM9内核的S3C2410作为主控制器,嵌入式Linux作为操作系统,通过S3C2410的RS-485、I2C总线来控制和传输由不同类型数据采集器采集到的数据;利用嵌入式图形用户界面GUI的编程工具Qt/E(Qt/Embedded)设计的用户界面,结合开源嵌入式数据库Sqlite3,实现对各种不同数据采集器的控制和数据的采集;利用Linux系统中的Video4linux编程实现对现场的视频监视;同时利用S3C2410的GPIO和中断口设计的键盘能够像PC键盘那样方便的对用户界面进行操作,整个系统完成数据的采集、传输、存储、监视等功能。此系统不但减少了使用处理器的数量,而且采样速率,采样精度等都有比较大幅度的提高,同时通过实时的视频监视还可以及时知道数据现场的情况,这些对复杂环境下的数据采集尤为有利。 本论文的重点是完成用户界面的设计、键盘驱动及与Qt/E的键值映射、RS-485及I2C总线驱动和视频监视的实现。本论文完成了整个数据采集系统的初步设计,在油气田开采现场的数据采集中运行效果良好,虽功能尚待进一步完善,但具有一定的实用价值。
上传时间: 2013-06-12
上传用户:hxy200501
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost