时间逻辑
共 78 篇文章
时间逻辑 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 78 篇文章,持续更新中。
解析逻辑函数式的处理
<p>
对数字电路设计中的重要环节--逻辑函数式的处理进行了解析。分逻辑函数式的化简、检查、变换3个方面作了详细探讨,且对每个方面给出了相应的见解,即对逻辑函数式的化简方面提出宜采用先卡诺图法再代数法的综合法;对逻辑函数式的检查方面指出了观察互补出现的因子并检验在特殊条件下是否存在该因子的“互补相与”和“互补相或”的核心要点;对逻辑函数式的变换
流水线ADC的行为级仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">行为级仿真是提高流水线(Pipeline)ADC设计效率的重要手段。建立精确的行为级模型是进行行为级仿真的关键。本文采用基于电路宏模型技术的运算放大器模型,构建了流水线ADC的行为级模型并进行仿真。为验证提出模型的精度
线性及逻辑器件选择指南
<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express®多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B
一种增益增强型套筒式运算放大器的设计
设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为2
空管模拟训练中指令的语音识别与合成技术研究
<span id="LbZY">空中交通管制指令标准用语的训练是空管模拟训练中的重要内容。本文对空管模拟训练中指令的自动语音识别及自动语音合成应答问题进行了分析研究,包括:指令标准用语基本特征的分析,语言模型的文法设计,指令特殊发音的处理,多次应答的处理等,并基于开源语音识别引擎及语音合成引擎,设计并实现了一个语音指令识别及合成系统AIRSS. 系统实验数据分析表明,应答响应时间及语音合成的效果可
基于Matlab_Simulink下的TDMA协议在噪声环境中的仿真研究
<span id="LbZY">时分多址(TDMA)接入是一种按时间划分节点传输信息的传输方式 。本文利用Matlab/Simulink对TDMA(时分多址)协议进行了仿真研究,并对噪声环境下TDMA系统的抗干扰能力做出了分析研究。分析结果表明TDMA协议有良好地抗干扰能力。为TDMA在无线宽带接入网的应用提供了理论支持。<br />
<img alt="" src="http://dl.eewo
共源共栅两级运放中两种补偿方法的比较
<div>
给出了两种应用于两级CMOS 运算放大器的密勒补偿技术的比较,用共源共栅密勒补偿技术设计出的CMOS 运放与直接密勒补偿相比,具有更大的单位增益带宽、更大的摆率和更小的信号建立时间等优点,还可以在达到相同补偿效果的情况下极大地减小版图尺寸. 通过电路级小信号等效电路的分析和仿真,对两种补偿技术进行比较,结果验证了共源共栅密勒补偿技术相对于直接密勒补偿技术的优越性.<br />
<i
基于LDA的SIFT算法在图像配准中的应用
<span id="LbZY">针对SIFT算法复杂程度高,实时性差,在维数较高的图像配准中并不实用的问题,提出了一种基于线性鉴别分析(LDA)的SIFT算法(SIFT-LDA)。首先利用SIFT算法提取出图像的特征点向量,然后用LDA方法对其进行特征抽取并降维。通过高维自然图像和单幅人脸图像进行实验,实验结果表明SIFT-LDA算法在保证匹配精度的同时,实时性要优于传统的SIFT算法,其匹配时间
DM500摩机随笔
编者按:目前低价接收机等器材充斥市场,一些人也特别爱买低价货,但是他们不知道低价机为什么能低价?常言道一分钱一分货,本文通过剖析DM500S仿制机告诉了人们,低价机是牺牲了质量来获得低价的,低价机彻底破坏了原型机的质量保障体系电路,所以使用时间不长就都会出故障。这样低价低质的产品充斥市场,是中国卫星电视接收设备市场的悲哀。
采用归零法的N进制计数器原理
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">计数器是一种重要的时序逻辑电路,广泛应用于各类数字系统中。介绍以集成计数器74LS161和74LS160为基础,用归零法设计N进制计数器的原理与步骤。用此方法设计了3种36进制计数器,并用Multisim10软件进行仿
交流频率转换器
交流频率转换器 特点: 精确度0.05%满刻度(Accuracy 0.05%F.S.) 多种输入,输出选择 输入与输出绝缘耐压2仟伏特/1分钟 冲击电压测试5仟伏特(1.2x50us) (IEC255-4,ANSI C37.90a/1974) 突波电压测试2.5仟伏特(0.25ms/1MHz) (IEC255-4) 尺寸小,稳定性高 2:主要规格 精确度: 0.05% F.S. (23 &plus
74HC系列通用逻辑电路功能表
74HC系列通用逻辑电路功能
二极管导通开关稳压器引发的故障时间
<p>
</p>
<div>
Most circuit designers are familiar with diode dynamiccharacteristics such as charge storage, voltage dependentcapacitance and reverse recovery time. Less commonlyacknowledged a
SMT生产线贴片机负荷均衡优化
摘要:采用表面组装技术(surface mountt echnology,SMT)进行印制板级电子电路组装是当代组装技术发展的主流。典型的SMT生产线是由高速机和多功能机串联而成,印制电路板(printed circuit board,PCB)上的元器件在贴片机之间的负荷均衡优化问题是SMT生产调度的关键问题。以使贴片时间与更换吸嘴时间之和最大的工作台生产时间最小化为目标构建了负荷均衡模型,开发了
CMOS工艺多功能数字芯片的输出缓冲电路设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的
MOTION BUILDER 使用说明书Ver.2
<p>
MOTION BUILDER Ver.2 是用于监控 KV-H20/H20S/H40S/H20G 的参数设定以及当前动作状态的软件。 在 PC 上可以设定复杂的参数,并可以在显示画面上监控正在运行的 KV-H20/H20S/H40S/H20G。<br />
关于 MOTION BUILDER Ver.2 概要、功能与使用方法的详细说明。在安装之前,请仔细阅读本手册,并充分 理解。</p
脉冲波形的产生和整形
<p>
脉冲波形的产生和整形:介绍矩形脉冲波形的产生和整形电路。<br />
在脉冲整形电路中。介绍了最常用的两类整形电路——施密特触发器和单稳态触发器电路。在本章的最后,讨论了广为应用的555定时器和用它构成施密特触发器、单稳态触发器和多谐振荡器的方法。<br />
7.1单稳态触发器<br />
单稳态触发器的工作特性具有如下的显著特点;<br />
第一,它
基于云计算的冷链物流配送车辆路径优化方法研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">针对冷链物流配送车辆路径优化问题,分析云计算模式下处理配送车辆实时路径的优势,建立了冷链物流配送车辆路径优化应用服务架构;并