时钟IC

共 45 篇文章
时钟IC 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 45 篇文章,持续更新中。

任意波发生器的研究与设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">在任意波形发生器设计中,DDS技术具有成本低、功耗小、分辨率高和切换时间快等优点,但波形形状任意可编辑性较差;软件无线电技术可产生任意复杂波形,但切换时

校准复用器简化系统校准设计

<div> Abstract: IC switches and multiplexers are proliferating, thanks to near-continual progress in lowering the supply voltage,incorporating fault-protected inputs, clamping the output voltage, and

一种带振幅调节的晶体振荡器

<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 &mu;m、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-

16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br /> <img alt="" src="http://dl.eeworm.com

多时钟域的异步信号的参考解决

多时钟域的异步信号的参考解决

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

正确的混合信号设计印刷电路板(PCB)的接地

<div> Abstract: This tutorial discusses proper printed-circuit board (PCB) grounding for mixed-signal designs. Formost applications a simple method without cuts in the ground plane allows for success

数字钟实验电路的设计与仿真

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L

MEMS麦克风有助于提高系统设计效率

A MEMS microphone IC is unique among Analog Devices, Inc., products in that its input is an acoustic pressure wave. For this reason, some specifications included in the data sheets for these parts may

AN-741鲜为人知的相位噪声特性

<p> &nbsp;</p> <div> 关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有

压控振荡器(可编程时钟振荡器)

压控振荡器(可编程时钟振荡器)

实现UXGA解决方案的双通道AD9884A设计准则

<div> 借助AD9884A,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img al

Analog Circuit Design in Porta

<P>&#8226;Founded in Jan. 08, 2001 in Shanghai, China.&#8226;Fabless IDH focused on Analog &amp; Mixed Signal Chip design &amp; marketing &#8226;Over 100 IC introduced.&#8226;Over 200 OEM Customer wor

时钟应用中的直接数字频率合成器

<p> 直接数字式频率合成器(DDS)&mdash;DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p

了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

<div> 无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />

IC封装热计算研究

<p> Many thermal metrics exist for integrated circuit (IC) packages ranging from &theta;ja to &Psi;jt.Often, these thermal metrics are misapplied by customers who try to use them to estimate junction

基于MPC92433的高频时钟电路的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号

555定时器的应用

ic555它是广泛应用于方波发生器,定时器的一种ic

MSP430模数转换模块--ADC12

MSP430的各种调好的模块,串口,模数转换,时钟,定时器、低功耗、看门狗、PWM等

实现UXGA解决方案的双通道AD9981设计准则

<div> 借助AD9981,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img alt=""