时钟IC

共 45 篇文章
时钟IC 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 45 篇文章,持续更新中。

射频集成电路设计John Rogers(Radio Freq

<P>Radio Frequency Integrated Circuit Design</P> <P>I enjoyed reading this book for a number of reasons. One reason is that it<BR>addresses high-speed analog design in the context of microwave issues.

AN-1064了解AD9548的输入基准监控器

<p> &nbsp;</p> <div> 如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考

时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630

250种IC功放的电路图

集成电路图

4-20mA,0-10V电流~电压模拟信号光电隔离放大器

iso u-p-o 系列直流电压信号隔离放大器是一种将电压信号转换成按比例输出的隔离电流或电压信号的混合集成电路。该ic内部含有一组高隔离的dc/dc电源和电压信号高效率耦合隔离变换电路等,可以将直流电压小信号进行隔离放大(u/u)输出或直接转换为直流电流(u /i)信号输出。较大的输入阻抗(&ge;1 m&omega;),较强的带负载能力(电流输出>650&omega;,电压输出&ge;2k&o

ADC的九个关键指标

<p> &nbsp;</p> <p>   模拟转换器性能不只依赖分辨率规格</p> <p>   大量的模数转换器(ADC)使人们难以选择最适合某种特定应用的ADC器件。工程师们选择ADC时,通常只注重位数、信噪比(SNR)、谐波性能,但是其它规格也同样重要。本文将介绍ADC器件最易受到忽视的九项规格,并说明它们是如何影响ADC性能的。</p> <p>   1. SNR比分辨率更为重要。</

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

MT-019 DAC接口基本原理

本教程概述与内置基准电压源、模拟输出、数字输入和时钟驱动器的DAC接口电路相关的 一些重要问题。由于ADC也需要基准电压源和时钟,因此本教程中与这些主题相关的大多 数概念同样适用于ADC。

便携式位置探测仪信号接收装置电路设计

<span id="LbZY">清管器在管道中运行时,其上的信号发射器发射出电磁脉冲信号,通过便携式位置探测仪上的信号接收装置接收信号,经过信号处理部分对信号进行解码、识别,最终将探测结果显示在液晶显示屏上。为了满足便携性的要求,探测仪采用低功耗设计,并大量使用贴片元件和功能集成的IC 。经过深入的理论研究和测试,制造出了试验样机,该样机圆满地完成了多种环境下的试验,并取得了良好的效果。<br /

LT1017:Circuitry for Single Cell Operation

<p> &nbsp;</p> <div> Portable, battery-powered operation of electronic apparatushas become increasingly desirable. Medical, remotedata acquisition, power monitoring and other applicationsare good ca

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

多制式数字视频信号转换电路的开发实践

<p> &nbsp;</p> <div> 介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

High-Speed Digital System desi

前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传输通常要通过过孔和连接器来进行,对这样的情况我们该如何处理?在本章中,我们将通过对封装、过孔和连

高精度I2C实时时钟的设计

<div> Abstract: This application note presents an overview of the operational characteristics of accurate I&sup2;C real-time clocks (RTCs),including the DS3231, DS3231M, and DS3232. It focuses on gen

一种改进的基于时间戳的空间音视频同步方法

<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音

时钟抖动时域分析(下)

时钟抖动时域分析(下):<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52P2264.jpg" /><br />

模拟IC性能的权衡 模拟到数字化设计的挑战

<div> Abstract: Many digital devices incorporate analog circuits. For instance, microprocessors, applicationspecificintegrated circuits (ASICs), and field-programmable gate arrays (FPGAs) may have in

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

独特的IC BUFFER增强运算放大器设计

<p> <span style="color: rgb(26, 24, 24); font-family: Arial, Helvetica, sans-serif; line-height: 15px; ">This note describes some of the unique IC design techniques incorporated into a fast, monolith