FPGA进行脉冲控制的多个源代码实例
pulse_sequence.vhd 并行脉冲控制器\r\nlight.vhd.vhd 交通脉冲控制器\r\ndivision1.vhd 电压脉冲控制器中的分频\r\nad.vhd 电压脉冲控制器中的...
pulse_sequence.vhd 并行脉冲控制器\r\nlight.vhd.vhd 交通脉冲控制器\r\ndivision1.vhd 电压脉冲控制器中的分频\r\nad.vhd 电压脉冲控制器中的...
VHDL语言编写的时钟显示代码,简短而又易懂,个人觉得很不错...
在ALTERA公司的EPM570上实现的电机脉冲算法,编码器反馈技术算法,已实际应用。...
FPGA异步时钟设计中的同步策略,需要...
通过fpga产生时钟的VHDL源码,QII7.1下调试通过...
附件中资料时模拟时钟方面的信息,可用单片机仿真软件仿真。...
基于FPGA的新型数据位同步时钟提取(CDR)实现方法...
FPGA的时钟详细讲解,可以让你更加熟悉的了解FPGA的时钟设计。...
FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析....
脉冲压缩技术是指对雷达发射的宽脉冲信号进行调制(如线性调频、非线性调频、相位编码),并在接收端对回波宽脉冲信号进行脉冲压缩处理后得到窄脉冲的实现过程。脉冲压缩有效地解决了雷达作用距离与距离分辨率之间的...