时钟类

共 50 篇文章
时钟类 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 50 篇文章,持续更新中。

磁珠的原理及应用

<P><FONT face=宋体>由于电磁兼容的迫切要求,电磁干扰</FONT>(EMI)<FONT face=宋体>抑制元件获得了广泛的应用。然而实际应用中的电磁兼容问题十分复杂,单单依靠理论知识是完全不够的,它更依赖于广大电子工程师的实际经验。为了更好地解决电子产品的电磁兼容性这一问题,还要考虑接地、</FONT> <FONT face=宋体>电路与</FONT>PCB<FONT face=宋

时钟抖动时域分析(下)

时钟抖动时域分析(下):<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52P2264.jpg" /><br />

数据多路转换器在LED显示驱动器上增加光标功能

<span style="color: rgb(51, 51, 51); font-family: Arial, Tahoma, Simsun; line-height: 22px; background-color: rgb(247, 247, 247); ">转换器是指将一种信号转换成另一种信号的装置。信号是信息存在的形式或载体。在自动化仪表设备和自动控制系统中,常将一种信号转换成另一种与标准

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

任意波发生器的研究与设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">在任意波形发生器设计中,DDS技术具有成本低、功耗小、分辨率高和切换时间快等优点,但波形形状任意可编辑性较差;软件无线电技术可产生任意复杂波形,但切换时

一种带振幅调节的晶体振荡器

<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 &mu;m、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-

16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br /> <img alt="" src="http://dl.eeworm.com

多时钟域的异步信号的参考解决

多时钟域的异步信号的参考解决

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

D类数字输入放大器的简化系统设计

D类数字输入放大器的简化系统设计

高增益低功耗恒跨导轨到轨CMOS运放设计

<span id="LbZY">基于CSMC的0.5 &mu;mCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63

数字钟实验电路的设计与仿真

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L

AN-741鲜为人知的相位噪声特性

<p> &nbsp;</p> <div> 关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有

压控振荡器(可编程时钟振荡器)

压控振荡器(可编程时钟振荡器)

实现UXGA解决方案的双通道AD9884A设计准则

<div> 借助AD9884A,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img al

基于粒子群模糊C均值聚类的快速图像分割

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">模糊C-均值聚类算法是一种无监督图像分割技术,但存在着初始隶属度矩阵随机选取的影响,可能收敛到局部最优解的缺点。提出了一种粒子群优化与模糊C-均值聚类相

[数字信号处理及应用].王华奎.文字版

内容简介 本书以数字信号处理基础内容为主,同时也介绍了有关数字信号处理实现与应用。书中 以主要篇幅讨论了离散时间信号与系统的基本概念,离散傅里叶变换及其快速算法,数字滤 波器的结构与各种设计方法。这是数字信号处理中的经典内容,也是进一步学习和掌握更多 信号处理理论的基础。为便于数字信号处理系统的设计与开发,书中介绍了数字信号处理芯 片的原理及其开发工具以及应用实例。 本书概念清晰,说明详细,深入浅

时钟应用中的直接数字频率合成器

<p> 直接数字式频率合成器(DDS)&mdash;DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p

电路分析基础-ppt教程

<P>第一章&nbsp; 基 础 知 识<BR>由电阻、电容、电感等集中参数元件组成的电路称为集中电路。<BR>1.1&nbsp; 电路与电路模型<BR>1.2&nbsp; 电路分析的基本变量<BR>1.3&nbsp; 电阻元件和独立电源元件<BR>1.4&nbsp; 基尔霍夫定律<BR>1.5&nbsp; 受&nbsp; 控&nbsp; 源<BR>1.6&nbsp; 两类约束和KCL,KVL方程