在DSP上实现I2C的时序,通过编译,可以直接调用读写E2PROM,欢迎大家下载
上传时间: 2014-01-07
上传用户:tb_6877751
无约束条件 max f(x1,x2)=21.5+x1*sin(4*pi*x1)+x2sin(20*pi*x2) -3.0<x1<12.1 4.1<x2<5.8 1%的变异 25%交叉 旋转转轮选择
上传时间: 2013-11-26
上传用户:咔乐坞
基于STM32F的模拟IIC时序。从STM32F的官方范例"IOToggle_key"改写而来,其中删除Library文件夹,请自行添加。
标签: IOToggle_key STM 32F 32
上传时间: 2014-12-08
上传用户:钓鳌牧马
求解带各种约束条件的优化问题,求一个函数的最大值
标签:
上传时间: 2016-11-16
上传用户:yangbo69
有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Verilog模块中应用计数器; 3. 学习测试模块的编写、综合和不同层次的仿真。 练习四 阻塞赋值与非阻塞赋值的区别 实验目的: 1. 通过实验,掌握阻塞赋值与非阻塞赋值的概念和区别; 2. 了解阻塞赋值与非阻塞赋值的不同使用场合; 3. 学习测试模块的编写、综合和不同层次的仿真。
上传时间: 2016-11-19
上传用户:mhp0114
主要用于时序分析,无论是ASIC还是FPGA以及DSP都很有效的.欢迎大家使用
上传时间: 2016-11-19
上传用户:shus521
*51单片机时序总驱动 *包括并口的6800和8080,串口的I2C,SPI,1-WIRE *所有片选由上层驱动完成(I2C,1-wire为总线选择)
上传时间: 2016-11-25
上传用户:frank1234
线性约束条件的只需一次迭代的可行方向法。
上传时间: 2016-11-27
上传用户:gaome
以DS1820的使用方法为例子介绍了一线总线的时序、使用方法
上传时间: 2016-11-28
上传用户:417313137
关于DDR SDRAM的详细原理和时序分析,对于开发设计有很大使用价值
上传时间: 2013-12-02
上传用户:894898248