虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

无线<b>通讯系统</b>

  • VIP专区-嵌入式/单片机编程源码精选合集系列(26)

    VIP专区-嵌入式/单片机编程源码精选合集系列(26)资源包含以下内容:1. ATMEL MP3 源代码.2. ATMEL MP3电路图.3. 利用RTOS機制實現機械系統中的質量.4. 這是利用RTOS去實現機械系統.5. YAFFS和YASFF2文件系统的源代码。.6. SP2339驱动.7. 电子元件基础教程.8. 数字滤波器的文档.9. 汽车记录仪元代码.10. IIC读写的例子.11. 串口读写.12. 自制硬盘mp3播放器.13. 使用SST89C58控制单片电子硬盘的软硬件.14. full package of jaffs file system.15. sle4442逻辑加密卡读写程序---c语言编写(转贴).16. msp430开发c语言例程.17. 6b595 24co2 12887应用程序(c源程序).18. AD TLC0831 DA TLC5620应用程序(c源程序).19. pwm发生器(原理图,pcb.20. evc编程,使用数据库软件.21. 常用3极管资料,值得收藏.22. 红外发射接收芯片HT12A,HT12D.23. 18f458实验程序。 简单输入输出.24. 对NAND FLASH的读写操作.25. NAND FLASH 的读写操作程序.26. 把BMP文件的格式进行处理.27. 仪表温度控制程序.28. 无线耳机通讯用CPLD的VHDL源码.29. 英文点阵字库,嵌入式系统必备.30. 12点阵汉字字库chs12,嵌入式系统必备.31. 16点阵汉字字库chs16,嵌入式系统必备.32. 在44B0板子上添加IIC键盘.33. 44b0的BOOTLOAD微机通讯程序.34. PSD813F2的FLASH区操作的一个很有用的程序.35. 使用DataFlash自动引导U-boot的程序源码.36. RAM掉电保护电路.37. fat32文件C语言的实现13.38. PLC程序集成开发平台.39. 嵌入式操作系统Tornador中函数库的参考.40. 数码管显示时钟数码管显示时钟数码管显示时钟数码管显示时钟数码管显示时钟.

    标签: 液压 元件

    上传时间: 2013-04-15

    上传用户:eeworm

  • 高频逆变电源并联控制策略的研究.rar

    由于传统供电系统的固有缺陷,当单台电源供电时,一旦发生故障可能导致整个系统瘫痪,造成不可估计的损失。逆变电源并联技术是提高逆变电源运行可靠性和扩大供电容量的重要手段。并联技术可以提高逆变电源的通用性和灵活性,使系统设计、安装、组合更加方便,使可靠性进一步提高。 本文主要研究逆变电源输出的数字控制技术,以及逆变电源的并联控制策略,以改善逆变电源的输出性能,提高逆变电源的可靠性,并为分布式发电系统提供最基本的单元模块。本系统采用高频逆变技术,主电路前级采用BOOST升压,后级采用半桥逆变电路,以TI公司的TMS320F2806DSP为主控核心实现了系统的控制功能。本文主要研究内容如下: 1.首先介绍了当前的适合逆变电源的控制策略,分析了这些控制策略的优缺点,介绍了当前的适用于逆变电源并联运行的控制策略,并简单介绍了它们的原理; 2.介绍了逆变电源无线并联的关键技术,依据下垂并联控制的数学模型,对并联系统的功率下垂特性、功率解耦控制思想等方面进行了详细的分析; 3.通过对当前逆变电源控制策略的分析、研究,对所选的逆变电源主电路进行数学建模,设计了逆变电源三闭环调节控制器,并通过Matlab仿真工具进行仿真,验证了该控制策略的可行性; 4.建立了单相逆变电源无线并联控制系统的MATLAB仿真模型,并通过仿真实验对其进行了验证分析,结果表明:该基于下垂法控制的无线并联方案可以使系统实现对输出有功功率、无功功率和谐波功率的良好控制; 5.采用DSP为主控芯片,设计并制作了单相无线并联型逆变电源样机,给出并联型逆变单元输出滤波电感参数选择的工程设计方法和原则,并对上述的三闭环控制策略进行了实验测试,实验结果良好。

    标签: 高频逆变电源 并联控制 策略

    上传时间: 2013-04-24

    上传用户:1079836864

  • WCDMA下行链路同步的研究和FPGA实现.rar

    同步技术在许多通讯系统中都是至关重要的,而WCDMA作为第三代移动通信的标准之一,对其同步算法进行研究是非常必要的。FPGA在许多硬件实现中充当了很重要的角色,所以研究如何在FPGA上实现同步算法是非常具有实际意义的。 本文讨论了三步小区搜索的算法,仿真了其性能,并且对如何进行算法的FPGA移植展开了深入的讨论。 本文对三步小区搜索的算法按照算法计算量和运算速度的标准分别进行了比较和讨论,并以节省资源和运行稳定为前提进行了FPGA移植。最终在主同步中提出了改进型的PSC匹配滤波器算法,在FPGA上提出了采用指针型双口RAM的实现方式;在辅同步中提出了改进型PFHT算法并采用查表遍历算法判决,在FPGA上提出了用综合型逻辑方式来实现;在导频同步中采用了移位寄存器式扰码生成算法,并引入了计分制判决算法。 与以往的WCDMA同步的FPGA实现相比,本文提出的实现方案巧妙地利用了FPGA的并行运算结构,在XILINX的V4芯片上只用了500个slice就完成了整个小区搜索,最大限度地节省了资源,为小区搜索在FPGA中的模块小型化提供了途径。

    标签: WCDMA FPGA 下行链路

    上传时间: 2013-08-05

    上传用户:leileiq

  • TQFN 封装

    常见于无线射频系统的TQFN封装图,很好的尺寸都标出来了,便于使用

    标签: TQFN 封装

    上传时间: 2013-04-24

    上传用户:suxuan110425

  • 微电脑型数学演算式隔离传送器

    特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高

    标签: 微电脑 数学演算 隔离传送器

    上传时间: 2014-12-23

    上传用户:ydd3625

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 微电脑型数学演算式双输出隔离传送器

    特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)

    标签: 微电脑 数学演算 输出 隔离传送器

    上传时间: 2013-11-24

    上传用户:541657925

  • 基于C8051F040单片机的CAN总线测试模式研究

    摘要:现场总线已成为数据总线领域中最为活跃的热点,CAN 总线被公认为最有前途的现场总线之一,CAN 总线节点的设计、调试是CAN 总线通讯系统设计的重点。在此介绍了C8051F040单片机内部集成的CAN 控制器,并基于C8051F040单片机设计了一个CAN通信节点,并给出了CAN 节点测试模式软件设计程序,可以用于CAN 总线模块的测试,节省测试时间。

    标签: C8051F040 CAN 单片机 总线

    上传时间: 2013-11-12

    上传用户:蠢蠢66

  • 基于单片机的家庭无线红外报警系统(程序)

    很好的单片机程序

    标签: 单片机 无线 红外报警系统

    上传时间: 2014-12-25

    上传用户:二驱蚊器

  • 单片直接驱动数码管的计数器程序

      a_bit equ 20h ;个位数存放处   b_bit equ 21h ;十位数存放处   temp equ 22h ;计数器寄存器   star: mov temp,#0 ;初始化计数器   stlop: acall display   inc temp   mov a,temp   cjne a,#100,next ;=100重来   mov temp,#0   next: ljmp stlop   ;显示子程序   display: mov a,temp ;将temp中的十六进制数转换成10进制   mov b,#10 ;10进制/10=10进制   div ab   mov b_bit,a ;十位在a   mov a_bit,b ;个位在b   mov dptr,#numtab ;指定查表启始地址   mov r0,#4   dpl1: mov r1,#250 ;显示1000次   dplop: mov a,a_bit ;取个位数   MOVC A,@A+DPTR ;查个位数的7段代码   mov p0,a ;送出个位的7段代码

    标签: 直接驱动 数码管 计数器 程序

    上传时间: 2013-11-06

    上传用户:lx9076