实现基于CPLD的CCD采集系统设计源码
上传时间: 2013-09-04
上传用户:zhuyibin
51单片机系统扩展超大容量存储器接口设计的cpld源码。
上传时间: 2013-09-04
上传用户:neu_liyan
VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2
上传时间: 2013-09-05
上传用户:youmo81
完整的FPGA连接图和调试源码,图是DSN格式,但可以直接拖进PROTEL里打开。
上传时间: 2013-09-06
上传用户:lhc9102
ARM7仿真源码,原理图,带UCOSII的系统哦,,,好几个啊。。。。。。。。。。。。。。。
上传时间: 2013-09-25
上传用户:shen1230
文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波性能。
上传时间: 2013-11-20
上传用户:909000580
摘要ADF4350是ADI公司生产的集成了电压控制振荡器(VCO)的宽带频率合成器。介绍了该宽带频率合成器的基本原理和工作特性,给出了一种用C8051F320单片机控制ADF4350的硬件电路结构和软件程序设计方法, 得到了应用在测量船的s和C频段信号源。该信号源通过上位机软件的简单设置, 可以方便地实现现场控制,满足测量船的使用要求。经测试表明,该信号源覆盖了测量船s和c频段系统的全部频点,锁相效果良好,控制简便,性能可靠。
上传时间: 2013-10-12
上传用户:hanbeidang
采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定性和相位噪声进行仿真,相位裕度在45°以上,环路工作稳定,且具有较好的相位噪声特性
上传时间: 2014-12-23
上传用户:吾学吾舞
1) 全数字化设计,交流采样,人机界面采用大屏幕点阵图形128X64 LCD中文液晶显示器。 2) 可实时显示A、B、C各相功率因数、电压、电流、有功功率、无功功率、电压总谐波畸变率、电流总谐波畸变率、电压3、5、7、9、11、13次谐波畸变率、电流3、5、7、9、 11、13次谐波畸变率频率、频率、电容输出显示及投切状态、报警等信息。 3) 设置参数中文提示,数字输入。 4) 电容器控制方案支持三相补偿、分相补偿、混合补偿方案,可通过菜单操作进行设置。 5) 电容器投切控制程序支持等容/编码(1:2、 1:2:3、 1:2:4:8…)等投切方式。 6) 具有手动补偿/自动补偿两种工作方式。 7) 提供电平控制输出接口(+12V),动态响应优于20MS。 8) 取样物理量为无功功率,具有谐波测量及保护功能。 9) 控制器具有RS-485通讯接口,MODBUS标准现场总线协议,方便接入低压配电系统。
上传时间: 2013-11-09
上传用户:dancnc
Butterworth函数的高阶低通滤波器的有源设计
标签: Butterworth 函数 低通滤波器 有源
上传时间: 2013-11-20
上传用户:旗鱼旗鱼