对于一个新设计的电路板,调试起来往往会遇到一些困难,特别是当板比较大、元件比较多时,往往无从下手。但如果掌握好一套合理的调试方法,调试起来将会事半功倍。对于刚拿回来的新PCB板,我们首先要大概观察一下,板上是否存在问题,例如是否有明显的裂痕,有无短路、开路等现象。如果有必要的话,可以检查一下电源跟地线之间的电阻是否足够大。
上传时间: 2013-11-03
上传用户:testAPP
抑制△I 噪声一般需要从多方面着手, 但通过PCB 设计抑制△I 噪声是有效的措施之一。如何通过PCB 设计抑制△I 噪声是一个亟待深入研究的问题。在对△I 噪声的产生、特点、主要危害等研究的基础上, 讨论了辐射干扰机理, 重点结合PCB 和EMC 研究的新进展, 研究了抑制△I 噪声的PCB 设计方法。对通过PCB 设计抑制△I 噪声的研究与应用具有指导作用。
上传时间: 2014-12-24
上传用户:时代电子小智
“地”通常被定义为一个等位点,用来作为两个或更多系统的参考电平。信号地的较好定义是一个低阻抗的路径,信号电流经此路径返回其源。我们主要关心的是电流,而不是电压。在电路中具有有限阻抗的两点之间存在电压差,电流就产生了。在接地结构中的电流路径决定了电路之间的电磁耦合。因为闭环回路的存在,电流在闭环中流动,所以产生了磁场。闭环区域的大小决定着磁场的辐射频率,电流的大小决定着噪声的幅度。在实施接地方法时存在两类基本方法:单点接地技术和多点接地技术。在每套方案中,又可能采用混合式的方法。针对某一个特殊的应用,如何选择最好的信号接地方法取决于设计方案。只要设计者依据电流流量和返回路径的概念,就可以以同时采用几种不同的方法综合加以考虑
上传时间: 2013-11-15
上传用户:498732662
LVDS(低压差分信号)标准ANSI/TIA /E IA26442A22001广泛应用于许多接口器件和一些ASIC及FPGA中。文中探讨了LVDS的特点及其PCB (印制电路板)设计,纠正了某些错误认识。应用传输线理论分析了单线阻抗、双线阻抗及LVDS差分阻抗计算方法,给出了计算单线阻抗和差分阻抗的公式,通过实际计算说明了差分阻抗与单线阻抗的区别,并给出了PCB布线时的几点建议。关键词: LVDS, 阻抗分析, 阻抗计算, PCB设计 LVDS (低压差分信号)是高速、低电压、低功率、低噪声通用I/O接口标准,其低压摆幅和差分电流输出模式使EM I (电磁干扰)大大降低。由于信号输出边缘变化很快,其信号通路表现为传输线特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件进行PCB (印制电路板)设计时,超高速PCB设计和差分信号理论就显得特别重要。
上传时间: 2013-11-19
上传用户:水中浮云
磁芯电感器的谐波失真分析 摘 要:简述了改进铁氧体软磁材料比损耗系数和磁滞常数ηB,从而降低总谐波失真THD的历史过程,分析了诸多因数对谐波测量的影响,提出了磁心性能的调控方向。 关键词:比损耗系数, 磁滞常数ηB ,直流偏置特性DC-Bias,总谐波失真THD Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033 Abstract: Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward. Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD 近年来,变压器生产厂家和软磁铁氧体生产厂家,在电感器和变压器产品的总谐波失真指标控制上,进行了深入的探讨和广泛的合作,逐步弄清了一些似是而非的问题。从工艺技术上采取了不少有效措施,促进了质量问题的迅速解决。本文将就此热门话题作一些粗浅探讨。 一、 历史回顾 总谐波失真(Total harmonic distortion) ,简称THD,并不是什么新的概念,早在几十年前的载波通信技术中就已有严格要求<1>。1978年邮电部公布的标准YD/Z17-78“载波用铁氧体罐形磁心”中,规定了高μQ材料制作的无中心柱配对罐形磁心详细的测试电路和方法。如图一电路所示,利用LC组成的150KHz低通滤波器在高电平输入的情况下测量磁心产生的非线性失真。这种相对比较的实用方法,专用于无中心柱配对罐形磁心的谐波衰耗测试。 这种磁心主要用于载波电报、电话设备的遥测振荡器和线路放大器系统,其非线性失真有很严格的要求。 图中 ZD —— QF867 型阻容式载频振荡器,输出阻抗 150Ω, Ld47 —— 47KHz 低通滤波器,阻抗 150Ω,阻带衰耗大于61dB, Lg88 ——并联高低通滤波器,阻抗 150Ω,三次谐波衰耗大于61dB Ld88 ——并联高低通滤波器,阻抗 150Ω,三次谐波衰耗大于61dB FD —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次谐波衰耗b3(0)≥91 dB, DP —— Qp373 选频电平表,输入高阻抗, L ——被测无心罐形磁心及线圈, C ——聚苯乙烯薄膜电容器CMO-100V-707APF±0.5%,二只。 测量时,所配用线圈应用丝包铜电磁线SQJ9×0.12(JB661-75)在直径为16.1mm的线架上绕制 120 匝, (线架为一格) , 其空心电感值为 318μH(误差1%) 被测磁心配对安装好后,先调节振荡器频率为 36.6~40KHz, 使输出电平值为+17.4 dB, 即选频表在 22′端子测得的主波电平 (P2)为+17.4 dB,然后在33′端子处测得输出的三次谐波电平(P3), 则三次谐波衰耗值为:b3(+2)= P2+S+ P3 式中:S 为放大器增益dB 从以往的资料引证, 就可以发现谐波失真的测量是一项很精细的工作,其中测量系统的高、低通滤波器,信号源和放大器本身的三次谐波衰耗控制很严,阻抗必须匹配,薄膜电容器的非线性也有相应要求。滤波器的电感全由不带任何磁介质的大空心线圈绕成,以保证本身的“洁净” ,不至于造成对磁心分选的误判。 为了满足多路通信整机的小型化和稳定性要求, 必须生产低损耗高稳定磁心。上世纪 70 年代初,1409 所和四机部、邮电部各厂,从工艺上改变了推板空气窑烧结,出窑后经真空罐冷却的落后方式,改用真空炉,并控制烧结、冷却气氛。技术上采用共沉淀法攻关试制出了μQ乘积 60 万和 100 万的低损耗高稳定材料,在此基础上,还实现了高μ7000~10000材料的突破,从而大大缩短了与国外企业的技术差异。当时正处于通信技术由FDM(频率划分调制)向PCM(脉冲编码调制) 转换时期, 日本人明石雅夫发表了μQ乘积125 万为 0.8×10 ,100KHz)的超优铁氧体材料<3>,其磁滞系数降为优铁
上传时间: 2014-12-24
上传用户:7891
随着高频微波在日常生活上的广泛应用,例如行动电话、无线个人计算机、无线网络等,高频电路的技术也日新月异。良好的高频电路设计的实现与改善,则建立在于精确的组件模型的基础上。被动组件如电感、滤波器等的电路模型与电路制作的材料、制程有紧密的关系,而建立这些组件等效电路模型的方法称为参数萃取。 早期的电感制作以金属绕线为主要的材料与技术,而近年来,由于高频与高速电路的应用日益广泛,加上电路设计趋向轻薄短小,电感制作的材质与技术也不断的进步。例如射频机体电路(RFIC)运用硅材质,微波集成电路则广泛的运用砷化镓(GaAs)技术;此外,在低成本的无线通讯射频应用上,如混合(Hybrid)集成电路则运用有机多芯片模块(MCMs)结合传统的玻璃基板制程,以及低温共烧陶瓷(LTCC)技术,制作印刷式平面电感等,以提升组件的质量与效能,并减少体积与成本。 本章的重点包涵探讨电感的原理与专有名词,以及以常见的电感结构,并分析影响电感效能的主要因素与其电路模型,最后将以电感的模拟设计为例,说明电感参数的萃取。
上传时间: 2013-11-20
上传用户:yuanxiaoqiang
不得不看的ORCAD的使用方法技巧
标签: ORCAD
上传时间: 2013-11-12
上传用户:D&L37
针对传统过压/欠压、过频/欠频、相位突变、主动频率偏移孤岛检测方法的不足,提出了一种改进方法。将相位偏移量作为辅助量加入主动移频孤岛检测方法中,使检测容性负载的孤岛现象具有与感性负载同样的快速性,并能有效降低主动频率偏移法对电网电能的影响。该方法实现简单,检测快速,仿真结果验证了其快速性和有效性。
上传时间: 2013-11-09
上传用户:edisonfather
提出一种增加去耦支路损耗抑制电源分配网络PDN中并联谐振的方法。该方法通过在去耦支路引入一个串联电阻,使PDN的损耗增加,从而抑制PDN并联谐振。给出了理论模型,借助Hyperlynx PI仿真软件在DM642板卡上进行仿真实验。结果表明,在去耦支路引入一个0.45 Ω电阻,可将PDN并联谐振处的品质因数Q从282抑制到13。同时,分析了引入电阻对去耦效果的影响。当引入电阻小于0.45 Ω时,可通过增加去耦电容并联个数来补偿引入电阻对去耦的影响。
上传时间: 2013-11-16
上传用户:dick_sh
高频变压器绕制方法
上传时间: 2014-12-24
上传用户:xhz1993