PROE的配置文件让不少初学者感到烦恼,尽管不少教材里都会提到关于PROE的配置文件。但大多数显得过于理论化,而不便于初学者理解,可操作性不强。本文力求以通俗的语言结合实际运用向大家介绍PROE的配置文件,希望能给各位带来帮助。
上传时间: 2013-11-03
上传用户:lps11188
PCB 被动组件的隐藏特性解析 传统上,EMC一直被视为「黑色魔术(black magic)」。其实,EMC是可以藉由数学公式来理解的。不过,纵使有数学分析方法可以利用,但那些数学方程式对实际的EMC电路设计而言,仍然太过复杂了。幸运的是,在大多数的实务工作中,工程师并不需要完全理解那些复杂的数学公式和存在于EMC规范中的学理依据,只要藉由简单的数学模型,就能够明白要如何达到EMC的要求。本文藉由简单的数学公式和电磁理论,来说明在印刷电路板(PCB)上被动组件(passivecomponent)的隐藏行为和特性,这些都是工程师想让所设计的电子产品通过EMC标准时,事先所必须具备的基本知识。导线和PCB走线导线(wire)、走线(trace)、固定架……等看似不起眼的组件,却经常成为射频能量的最佳发射器(亦即,EMI的来源)。每一种组件都具有电感,这包含硅芯片的焊线(bond wire)、以及电阻、电容、电感的接脚。每根导线或走线都包含有隐藏的寄生电容和电感。这些寄生性组件会影响导线的阻抗大小,而且对频率很敏感。依据LC 的值(决定自共振频率)和PCB走线的长度,在某组件和PCB走线之间,可以产生自共振(self-resonance),因此,形成一根有效率的辐射天线。在低频时,导线大致上只具有电阻的特性。但在高频时,导线就具有电感的特性。因为变成高频后,会造成阻抗大小的变化,进而改变导线或PCB 走线与接地之间的EMC 设计,这时必需使用接地面(ground plane)和接地网格(ground grid)。导线和PCB 走线的最主要差别只在于,导线是圆形的,走线是长方形的。导线或走线的阻抗包含电阻R和感抗XL = 2πfL,在高频时,此阻抗定义为Z = R + j XL j2πfL,没有容抗Xc = 1/2πfC存在。频率高于100 kHz以上时,感抗大于电阻,此时导线或走线不再是低电阻的连接线,而是电感。一般而言,在音频以上工作的导线或走线应该视为电感,不能再看成电阻,而且可以是射频天线。
上传时间: 2013-11-16
上传用户:极客
新代系统电控调试文件。
上传时间: 2013-11-15
上传用户:1159797854
S7200脉冲数出MAP库文件使用说明
上传时间: 2014-01-23
上传用户:chens000
Labview:字符串和文件I/O
上传时间: 2013-10-13
上传用户:wmwai1314
LCF测量仪资料,HEX文件更新(V0.1)
上传时间: 2013-11-22
上传用户:zhang_yi
光敏电阻,特性解析,典型应用
上传时间: 2013-11-08
上传用户:yzhl1988
基于实际的雕刻控制平台能有效地读取CAD软件设计图形的数据参数的目的,采用了AutoCAD强大的绘图功能与C语言强有力的计算、输入和输出等功能相结合的方法。通过研究分析AutoCAD的DXF文件数据格式及组成,结合C语言的文件管理功能,设计出了C语言与AutoCAD接口程序,并给出了具体的设计方法。通过自行开发软件与AutoCAD之间建立数据通道,实现数据传递和共享(即对DXF中的实体(如直线、圆等)进行坐标提取)的实验,证明了该方法的实用性和便利性。
上传时间: 2013-11-02
上传用户:pzw421125
USB转串行口电路原理图及PCB文件PL2303 USB转串行口电路原理图及PCB文件PL2303 USB转串行口电路原理图及PCB文件PL2303
上传时间: 2013-10-30
上传用户:kernor
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块,仿真时该文件也要加入工程。(在 ISE中点中该核,在对应的 processes 窗口中运行“ View Verilog Functional Model ”即可查看该 .v 文件)。如下图所示。
上传时间: 2013-11-02
上传用户:谁偷了我的麦兜