PLD设计的定时抢答器报告,有电路原理图,做硬件的朋友可以看看,EPROM7128S的
上传时间: 2016-06-05
上传用户:love_stanford
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2016-06-10
上传用户:kristycreasy
双人抢答器的程序,可以加分减分等,还可以用指示灯表示开始抢答和抢答结束
上传时间: 2016-06-11
上传用户:zhangliming420
/* PCF8591四路电压 LCD1602显示 参考电压接至5V电源 */ /* 最小输出电压:0.00V 最大输出电压:5.00V 分辨率:0.02V
上传时间: 2013-12-11
上传用户:qiao8960
1. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。 2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3. 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5秒左右。 5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 6. 如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。
标签: 抢答器
上传时间: 2016-06-20
上传用户:ccclll
异步复位、同步置数的四位二进制计数器的VHDL源文件
上传时间: 2016-06-20
上传用户:woshiayin
用单片机实现的有线无线双模式八路抢答器.
上传时间: 2016-06-24
上传用户:dragonhaixm
受人之托制作的单片机抢答器。很稳定。但成本高些。
上传时间: 2016-07-05
上传用户:as275944189
本文件包括多路选择器器建模,译码器实验程序,加法器实验程序,比较器实验程序,计数器建模,I2C接口标准建模源码,串行接口RS232标准建模源码标准,LCM建模源码,时钟6分频源码,串并转化源码。 ,对于硬件设计初学者来说有一定的参考价值。
上传时间: 2014-01-21
上传用户:stvnash
抢答器单片机设计 抢答器单片机设计
上传时间: 2016-07-27
上传用户:pinksun9