虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数模转换器

数模转换器,又称D/A转换器,简称DAC,它是把数字量转变成模拟的器件。D/A转换器基本上由4个部分组成,即权电阻网络、运算放大器、基准电源和模拟开关。模数转换器中一般都要用到数模转换器,模数转换器即A/D转换器,简称ADC,它是把连续的模拟信号转变为离散的数字信号的器件。
  • 数字语音编码 关于数字的语音编译码程序 进行数模转换

    数字语音编码 关于数字的语音编译码程序 进行数模转换

    标签: 数字语音 数字 编码 程序

    上传时间: 2013-11-30

    上传用户:1079836864

  • 本程序使用C8051F020单片机自带的数模转换

    本程序使用C8051F020单片机自带的数模转换,将单片机内温度传感器的温度进行AD转换。

    标签: C8051F020 程序 单片机 数模转换

    上传时间: 2017-09-18

    上传用户:王庆才

  • 模-数与数-模转换技术基础 303页 16.5M.pdf

    电子基础类专辑 153册 2.20G模-数与数-模转换技术基础 303页 16.5M.pdf

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • STM32F4 DAC数模转换实验例程

    STM32F4 DAC数模转换实验例程,有需要的可以参考!

    标签: stm32f4 dac 数模转换

    上传时间: 2022-04-15

    上传用户:

  • 基于STM32和AD数模转换模块开放的便携式肌电信号采集及人体动作识别硬件和软件设计

    基于STM32和AD数模转换模块开放的便携式肌电信号采集及人体动作识别硬件和软件设计

    标签: stm32 ad数模转换

    上传时间: 2022-07-07

    上传用户:

  • 模数转换器概述

    数模转换

    标签: 模数转换器

    上传时间: 2014-12-23

    上传用户:tsfh

  • 第一章 8086程序设计 第二章 MCS-51程序设计 第三章 微机基本系统的设计 第四章 存贮器与接口 第五章 并行接口 第六章 计数器、定时器与接口 第七章 显示器与键盘接口 第八章

    第一章 8086程序设计 第二章 MCS-51程序设计 第三章 微机基本系统的设计 第四章 存贮器与接口 第五章 并行接口 第六章 计数器、定时器与接口 第七章 显示器与键盘接口 第八章 串行通信及接口 第九章 数模转换器和模数转换器接口

    标签: 8086 MCS 程序设计 接口

    上传时间: 2015-05-03

    上传用户:pinksun9

  • 单片机控制数模转换ADC0831

    单片机控制数模转换ADC0831,单片机与数模转换ADC8031的连接程序,为广大单片机程序开发者提供很好的例程。

    标签: 0831 ADC 单片机控制 数模转换

    上传时间: 2013-12-24

    上传用户:jennyzai

  • 基于FPGA的全数字中频接收机的研究与实现.rar

    本论文基于直接扩频通信的理论设计了一种全数字的中频接收机,使用Xilinx公司的FPGA芯片xc3s400作为接收机的主芯片,实现中频数字信号的下变频,基带解调,PN码的捕获及跟踪环路的设计并给出了它们的具体设计步骤及RTL级逻辑电路图。本文对于数字下变频器的设计、数字抑制载波恢复环的设计进行了详细的论述,还使用Matlab中的Simulink对本接收机系统所要使用的全数字Costas环进行了功能仿真并给出了仿真结果。 本文使用高速模数转换器AD9601对中频模拟信号进行采样,最后再用高速数模转换器AD9740还原出原始信息,并给出了它们与核心芯片xc3s400的接口设计方法及原理电路图。

    标签: FPGA 全数字 中频接收机

    上传时间: 2013-07-30

    上传用户:weiwolkt

  • 16bit音频过采样DAC的FPGA设计实现.rar

    基于∑-△噪声整形技术和过采样技术的数模转换器(DAC)可以可靠地把数字信号转换成为高精度的模拟信号。采用这一结构进行数模转换具有诸多优点,例如极低的失配噪声和高的可靠性,便于作为IP模块嵌入到其他芯片系统中等,更重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量、音频转换、汽车电子等领域有着广泛的应用价值。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本设计综合大量文献中的经验原则和方法,首先阐述了∑-△调制器的一般原理,并讨论了一般结构调制器的设计过程,然后描述了稳定的高阶高精度调制器的设计流程。根据市场需求,设定了整个设计方案的性能指标,并据此设计了达到16bit精度和满量程输入范围的三阶128倍过采样调制器。 本设计采用∑-△结构,根据系统要求设计了量化器位数、调制器过采样比和阶数。在分析高阶单环路调制器稳定性的基础上,成功设计了六位量化三阶单环路调制器结构。在16比特的输入信号下,达到了90dB左右的信噪比。该设计已经在Cyclone系列FPGA器件下得到硬件实现和验证,并实现了实时音频验证。测试表明,该DAC模块输出信号的信噪比能满足16比特数据转换应用的分辨率要求,并具备良好的兼容性和通用性。 本设计可作为IP核广泛地在其他系统中进行复用,具有很强的应用性和一定的创新性。

    标签: FPGA bit DAC

    上传时间: 2013-07-10

    上传用户:chuandalong