虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数据选择器

数据选择器(dataselector)根据给定的输入地址代码,从一组输入信号中选出指定的一个送至输出端的组合逻辑电路。有时也把它叫做多路选择器或多路调制器(multiplexer)。
  • FPGA与ADC数字数据输出的接口

      现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。

    标签: FPGA ADC 数字 接口

    上传时间: 2013-10-09

    上传用户:jackgao

  • 按AES加密数据的新方法

    为了在数据加密工程中推进一步推广AES标准,提高用AES标准加密数据的效率、安全性和灵活性,节省数据加密的软硬件资源,本论文用逻辑代数、二进制数、模2四则运算知识和GF域的四则运算知识对按照AES的数据加密算法Rijndael的具体实现进行了深入仔细地分析研究,提出了实现Rijndael的新方法和新技术,并对相关技术用通俗明确的语句进行了说明。本论文提出的数据加密的实现方法可以应用到实际工程中,具有节省数据加密器的软硬件资源的特点。

    标签: AES 加密数据

    上传时间: 2014-12-29

    上传用户:新手无忧

  • FPGA与ADC数字数据输出的接口

      现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。

    标签: FPGA ADC 数字 接口

    上传时间: 2015-01-02

    上传用户:athjac

  • 前一段时间看《数据访问模式》时

    前一段时间看《数据访问模式》时,发现有很多的代码录入错误,看到china-pub的书评,大家也在抱怨说书的内容还好就是书的校正太差影响了读书的心情,最近稍有闲工夫,我把第一章的“数据访问器”的代码整理出来,有用着的朋友可以直接使用了。

    标签: 数据访问 模式

    上传时间: 2013-12-20

    上传用户:wang5829

  • 可控m序列产生器我分成四个小模块来做

    可控m序列产生器我分成四个小模块来做,M,M1,M2,M3分别对应为:m序列产生器、控制器、码长选择器、码速率选择器。

    标签: 序列 产生器 模块

    上传时间: 2013-12-22

    上传用户:wpt

  • 用c语言编写的利用图形控制寄存器功能写像素函数

    用c语言编写的利用图形控制寄存器功能写像素函数,其中有定义索引寄存器端口地址和数据寄存器端口地址。

    标签: c语言 编写 图形 像素

    上传时间: 2014-01-08

    上传用户:talenthn

  • 100个经典vhdl编程实例

    100个经典vhdl编程实例, 第1例 带控制端口的加法器 第2例 无控制端口的加法器 第3例 乘法器 第4例 比较器 第5例 二路选择器 第6例 寄存器 第7例 移位寄存器 第8例 综合单元库 第9例 七值逻辑与基本数据类型 第10例 函数 第11例 七值逻辑线或分辨函数 第12例 转换函数 第13例 左移函数 第14例 七值逻辑程序包 第15例 四输入多路器......

    标签: vhdl 100 编程实例

    上传时间: 2014-01-20

    上传用户:agent

  • TLV1544与TMS320VC5402通过串行口连接

    TLV1544与TMS320VC5402通过串行口连接,此时,A/D转换芯片作为从设备,DSP提供帧同步和输入/输出时钟信号。TLV1544与DSP之间数据交换的时序图如图3所示。 开始时, 为高电平(芯片处于非激活状态),DATA IN和I/OCLK无效,DATAOUT处于高阻状态。当串行接口使CS变低(激活),芯片开始工作,I/OCLK和DATAIN能使DATA OUT不再处于高阻状态。DSP通过I/OCLK引脚提供输入/输出时钟8序列,当由DSP提供的帧同步脉冲到来后,芯片从DATA IN接收4 b通道选择地址,同时从DATAOUT送出的前一次转换的结果,由DSP串行接收。I/OCLK接收DSP送出的输入序列长度为10~16个时钟周期。前4个有效时钟周期,将从DATAIN输入的4 b输入数据装载到输入数据寄存器,选择所需的模拟通道。接下来的6个时钟周期提供模拟输入采样的控制时间。模拟输入的采样在前10个I/O时钟序列后停止。第10个时钟沿(确切的I/O时钟边缘,即上升沿或下降沿,取决于操作的模式选择)将EOC变低,转换开始。

    标签: 1544 5402 TLV 320

    上传时间: 2014-12-05

    上传用户:yepeng139

  • 用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器

    用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器,乘法器,除法器,多路选择器,二进制转BCD码,加法器,减法器等等。

    标签: verlog FPGA CPLD 8位

    上传时间: 2013-12-29

    上传用户:siguazgb

  • RTL8019AS以太网控制器以寄存器(16K的RAM)为核心

    RTL8019AS以太网控制器以寄存器(16K的RAM)为核心,本地和远程控制并发的操作,RTL8019拥有控制、状态、数据寄存器,通过他们与MCU通信。 RTL8019的接收和发送的机理 网络芯片负责物理链路层的电信号与上层协议的数据之间的转化。在分层的参考模型中,层与层之间是独立的。以太网协议由芯片自动完成。

    标签: 8019 RTL 16K RAM

    上传时间: 2015-11-25

    上传用户:tyler