虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数据存储器

  • labview写的静态数据处理程序

    labview写的静态数据处理程序

    标签: labview 静态数据处理 程序

    上传时间: 2013-11-20

    上传用户:x18010875091

  • 图片文件数据恢复绿色软件FinalData_3.0.8.1201_XiaZaiBa

    图片文件数据恢复

    标签: FinalData XiaZaiBa 1201 数据恢复

    上传时间: 2013-11-24

    上传用户:星仔

  • 最强的硬盘数据恢复软件FinalData企业2.0破解版

    最强的硬盘数据恢复软件

    标签: FinalData 2.0 硬盘 数据恢复

    上传时间: 2013-11-01

    上传用户:小枫残月

  • Origin+8.0实用教程-科技作图与数据分析

    Origin+8.0实用教程-科技作图与数据分析,非常详细

    标签: Origin 8.0 实用教程 数据分析

    上传时间: 2013-11-13

    上传用户:yzy6007

  • NiosⅡ和USB接口的高速数据采集卡设计

    基于fpga的高速数据采集卡设计制作

    标签: Nios USB 接口 高速数据

    上传时间: 2013-10-20

    上传用户:suicone

  • Xilinx UltraScale:为您未来架构而打造的新一代架构

      Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。   UltraScale架构的突破包括:   • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50%   • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量   • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈   • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代   • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽   • 显著增强DSP与包处理性能   赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。

    标签: UltraScale Xilinx 架构

    上传时间: 2013-12-23

    上传用户:小儒尼尼奥

  • FPGA直接读取SD卡扇区数据

    FPGA直接读取SD卡扇区数据 FPGA代码

    标签: FPGA 读取 SD卡 数据

    上传时间: 2013-11-16

    上传用户:zzzzzz

  • JPEG2000数据压缩的FPGA实现

    高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。

    标签: JPEG 2000 FPGA 数据压缩

    上传时间: 2013-11-22

    上传用户:13691535575

  • 利用Xilinx FPGA和存储器接口生成器简化存储器接口

    FPGA 设计人员在满足关键时序余量的同时力争实现更高性能,在这种情况下,存储器接口的设计是一个一向构成艰难而耗时的挑战。Xilinx FPGA 提供 I/O 模块和逻辑资源,从而使接口设计变得更简单、更可

    标签: Xilinx FPGA 存储器接口 生成器

    上传时间: 2013-11-06

    上传用户:372825274

  • Xilinx FPGA集成电路的动态老化试验

      3 FPGA设计流程   完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后,内部存储器中已加载的位流数据将随之丢失。所以,通常将设计完成的FPGA 位流数据存于外部存储器中,每次上电自动进行FPGA电路配置加载。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100电路为例,FPGA的配置模式有四种方案可选择:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通过芯片上的一组专/ 复用引脚信号完成的,主要配置功能信号如下:   (1)M0、M1、M2:下载配置模式选择;   (2)CLK:配置时钟信号;   (3)DONE:显示配置状态、控制器件启动;

    标签: Xilinx FPGA 集成电路 动态老化

    上传时间: 2013-11-18

    上传用户:oojj