虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字频率计算

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-10-19

    上传用户:xiaoxiang

  • 毫米波低相噪捷变频高分辨率雷达频率源设计

    设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s,最大杂散低于-60 dBc,相位噪声优于-90 dBc/Hz。

    标签: 毫米波 捷变 高分辨率 雷达

    上传时间: 2014-01-06

    上传用户:brain kung

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-11-03

    上传用户:w50403

  • 数字系统设计实例.pdf,VHDL语言实现

    数字系统设计实例.pdf,VHDL语言实现,7.1 半整数分频器的设计7.2 音乐发生器7.3 2FSK/2PSK信号产生器7.4 实用多功能电子表7.5 交通灯控制器 7.6 数字频率计.值得一看。

    标签: VHDL 数字系统 设计实例

    上传时间: 2015-08-31

    上传用户:lhw888

  • 频率计是一种对信号的频率进行测量的仪器

    频率计是一种对信号的频率进行测量的仪器,是一种典型的电子测量仪器。能对频率量进行测量的仪器有许多:如模拟频率表、示波器、数字频率计、微机化智能频率计等。本文将对数字频率计项目进行探讨并设计和制作。

    标签: 频率计 信号 仪器 频率

    上传时间: 2015-11-26

    上传用户:稀世之宝039

  • 数字合成信号的设计

    数字合成信号的设计,主要是采用数字频率直接合成的方法设计信号源。

    标签: 数字 合成 信号

    上传时间: 2013-12-31

    上传用户:lacsx

  • 把R、L、C转换成频率信号f

    把R、L、C转换成频率信号f,转换的原理分别是RC振荡电路和LC电容三点式振荡电路。单片机计数得出被测频率,由该频率计算出各个参数值,数据处理后,送显示。

    标签: 转换成 频率信号

    上传时间: 2016-03-04

    上传用户:小眼睛LSL

  • 数字累加的小程序

    数字累加的小程序,输入第一个数字和最后一个数字,计算累加的结果。

    标签: 数字 程序

    上传时间: 2014-07-13

    上传用户:firstbyte

  • 本例载波频率为20KHz

    本例载波频率为20KHz,或载波周期为50μs。DSP晶振10MHz,内部4倍频,时钟频率为40MHz,计数周期为25ns。假设调制波频率由外部输入(1~50Hz),并转换成合适的格式(本例为Q4格式)。调制系数M为0~0.9。死区时间1.6μs。最小删除脉宽3μs。 主程序的工作是根据输入的调制波频率计算N、2N和M值。

    标签: KHz 20 载波频率

    上传时间: 2016-10-12

    上传用户:tonyshao

  • 本文描述的是数字式频率计的设计过程

    本文描述的是数字式频率计的设计过程,其中包含了所用到的VHDl语言的源代码,和仿真图型,是比较完整描述的设计数字频率计的文章

    标签: 数字式 频率计 过程

    上传时间: 2013-12-23

    上传用户:520