基于FPGA的数字频率计的设计
基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。...
基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。...
基于FPGA的直接数字频率合成器的设计与实现....
基于高速串行BCD 码除法的数字频率计的设计...
这是我课程设计做的数字频率计的设计,不知道会不会太简单或者重复了。...
数字电压表的设计与制作,基于单片机的汇编原代码...