基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
标签: FPGA 数字频率计
上传时间: 2014-01-02
上传用户:wang5829
基于FPGA的直接数字频率合成器的设计与实现.
标签: FPGA 数字频率合成器
上传时间: 2013-12-15
上传用户:jyycc
基于高速串行BCD 码除法的数字频率计的设计
标签: BCD 高速串行 除法 数字频率计
上传时间: 2013-12-23
上传用户:杜莹12345
这是我课程设计做的数字频率计的设计,不知道会不会太简单或者重复了。
标签: 数字频率计
上传时间: 2013-11-25
上传用户:妄想演绎师
数字电压表的设计与制作,基于单片机的汇编原代码
标签: 数字电压表
上传时间: 2016-08-08
上传用户:1159797854
EDA基于VHDL语言的数字频率计的设计及其仿真
标签: VHDL EDA 语言 数字频率计
上传时间: 2017-05-10
上传用户:CSUSheep
数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数,这就要求由分频器产生标准闸门时间信号,计数器记录脉冲个数,由控制器对闸门信号进行选择,并对计数器使能断进行同步控制。控制器根据闸门信号确定最佳量程。
标签: 数字频率计 分 信号 定时
上传时间: 2014-01-19
上传用户:1051290259
数字频率计的设计,有设计流程,设计中用到的元件原理电路,接线,方案论证。
上传时间: 2014-01-23
上传用户:362279997
此为等精度数字频率计的设计,用单片机汇编语言和VHDL语言实现准确的频率采集功能。
标签: 等精度 数字频率计
上传时间: 2017-08-05
上传用户:BIBI
基于vhdl 的数字频率计的设计源程序及工程文件,已在实验箱上实现
标签: vhdl 数字频率计 工程 源程序
上传用户:moerwang