仿真了锁相环工作到一定时间后达到锁定状态的过程
仿真了锁相环工作到一定时间后达到锁定状态的过程,程序采用的是一阶RC低通滤波器即二阶一型环...
仿真了锁相环工作到一定时间后达到锁定状态的过程,程序采用的是一阶RC低通滤波器即二阶一型环...
DP256_HCS12_PLL锁相环驱动程序...
该程序实现的锁相环,运行环境为matlab,二阶的环路滤波器...
基于ADF4106的锁相环程序,4106由单片机C8051F530提供控制字,输出频率3.6GHz,已经在单班上进行过调试。...
关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术....